可配置的IIC协议控制器IP核的设计
| 摘要 | 第1-6页 |
| Abstract | 第6-10页 |
| 第1章 绪论 | 第10-13页 |
| ·集成电路发展状况及趋势 | 第10-11页 |
| ·IIC 的发展状况 | 第11-12页 |
| ·课题研究的目的及意义 | 第12页 |
| ·论文的主要内容 | 第12-13页 |
| 第2章 IIC 总线协议及验证平台 | 第13-21页 |
| ·IIC 总线协议 | 第13-18页 |
| ·IIC 总线工作方式 | 第13-16页 |
| ·IIC 总线时钟同步与仲裁 | 第16-18页 |
| ·SOPC 开发平台 | 第18-20页 |
| ·SOPC 应用及开发流程 | 第18-19页 |
| ·Nios II 平台 | 第19-20页 |
| ·Avalon 总线 | 第20页 |
| ·本章小结 | 第20-21页 |
| 第3章 可配置IIC IP 核设计 | 第21-32页 |
| ·模块的化分 | 第21-24页 |
| ·IIC 控制模块 | 第21-23页 |
| ·并行数据收发模块 | 第23-24页 |
| ·串行数据收发模块 | 第24页 |
| ·可配置的IIC 结构 | 第24-26页 |
| ·时钟模块 | 第26-31页 |
| ·分频原理 | 第26页 |
| ·时钟分频计算 | 第26-28页 |
| ·时钟分频配置 | 第28-31页 |
| ·本章小结 | 第31-32页 |
| 第4章 功能仿真与综合 | 第32-43页 |
| ·模块仿真 | 第32-37页 |
| ·分频仿真 | 第32-34页 |
| ·串行数据收发模块的仿真 | 第34页 |
| ·并行数据收发模块的仿真 | 第34-35页 |
| ·整体模块的仿真 | 第35-37页 |
| ·综合分析 | 第37-39页 |
| ·硬件验证与实现 | 第39-42页 |
| ·验证环境 | 第39-40页 |
| ·验证内容 | 第40-41页 |
| ·验证结果 | 第41-42页 |
| ·本章小结 | 第42-43页 |
| 结论 | 第43-44页 |
| 参考文献 | 第44-48页 |
| 攻读硕士学位期间发表的学术论文 | 第48-49页 |
| 致谢 | 第49页 |