高速图像采集系统设计
| 摘要 | 第1-4页 |
| ABSTRACT | 第4-5页 |
| 目录 | 第5-7页 |
| 第一章 绪论 | 第7-11页 |
| ·课题研究背景 | 第7-8页 |
| ·图像采集系统现状 | 第8-10页 |
| ·本文主要研究内容 | 第10-11页 |
| 第二章 系统高速接口介绍 | 第11-25页 |
| ·Camera Link 接口 | 第11-19页 |
| ·Camera Link 接口产生及发展 | 第11页 |
| ·LVDS 信号原理 | 第11-13页 |
| ·Channel Link 技术 | 第13-14页 |
| ·Camera Link 协议标准 | 第14-19页 |
| ·USB3.0 接口 | 第19-22页 |
| ·产生背景 | 第19-20页 |
| ·优点及问题 | 第20页 |
| ·USB3.0 控制器 | 第20-22页 |
| ·DVI 接口 | 第22-25页 |
| 第三章 存储器工作原理分析 | 第25-35页 |
| ·存储器概述 | 第25页 |
| ·NAND Flash 工作原理 | 第25-32页 |
| ·Flash 概述 | 第25-27页 |
| ·NAND Flash 结构 | 第27-29页 |
| ·寻址方式 | 第29-30页 |
| ·操作命令 | 第30页 |
| ·ECC 校验 | 第30-32页 |
| ·DDR2 SDRAM 工作原理 | 第32-35页 |
| ·DRAM 的发展 | 第32页 |
| ·DDR2 的结构及优点 | 第32-33页 |
| ·具体芯片介绍 | 第33-34页 |
| ·布线规则 | 第34-35页 |
| 第四章 系统方案设计 | 第35-53页 |
| ·系统结构概述 | 第35-36页 |
| ·电路各模块介绍 | 第36-47页 |
| ·FPGA | 第36-37页 |
| ·电源模块 | 第37-38页 |
| ·采集模块 | 第38-40页 |
| ·显示模块 | 第40-43页 |
| ·存储模块 | 第43-46页 |
| ·数据输出模块 | 第46-47页 |
| ·速度匹配 | 第47-50页 |
| ·各模块速度 | 第47-49页 |
| ·存储速度匹配 | 第49页 |
| ·数据输出速度匹配 | 第49-50页 |
| ·工作流程 | 第50-51页 |
| ·PCB 设计 | 第51-53页 |
| 第五章 总结与展望 | 第53-57页 |
| ·工作总结 | 第53-54页 |
| ·本文完成的工作 | 第53页 |
| ·不足和改进方向 | 第53-54页 |
| ·工作展望 | 第54-57页 |
| ·系统规模扩展 | 第54-55页 |
| ·图像处理 | 第55-57页 |
| 致谢 | 第57-59页 |
| 参考文献 | 第59-63页 |
| 在读期间科研成果 | 第63-64页 |