高速总线收发器的研究
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 前言 | 第7-9页 |
| ·研究背景及研究意义 | 第7页 |
| ·国内外研究现状 | 第7-8页 |
| ·研究内容 | 第8-9页 |
| 第二章 设计概述 | 第9-17页 |
| ·总线概述 | 第9-10页 |
| ·标准总线物理结构 | 第9页 |
| ·信号格式 | 第9-10页 |
| ·设计指标 | 第10页 |
| ·性能指标 | 第10页 |
| ·电气性能 | 第10页 |
| ·可靠性要求 | 第10页 |
| ·设计方案 | 第10-11页 |
| ·工艺介绍 | 第11-14页 |
| ·版图设计流程 | 第14-17页 |
| 第三章 电路设计和参数确定 | 第17-57页 |
| ·接收器 | 第17-42页 |
| ·基准电路 | 第17-25页 |
| ·简单运算放大器 | 第25-27页 |
| ·限幅放大器 | 第27-30页 |
| ·高速运算放大器 | 第30-35页 |
| ·滤波器 | 第35-38页 |
| ·高速比较器 | 第38-40页 |
| ·接收器整体电路 | 第40-42页 |
| ·发送器 | 第42-52页 |
| ·边沿控制模块 | 第42-46页 |
| ·输出驱动电路 | 第46-49页 |
| ·发送器总体电路 | 第49-52页 |
| ·数字部分 | 第52-55页 |
| ·输入IO单元 | 第53页 |
| ·输出IO单元 | 第53-55页 |
| ·收发器整体电路 | 第55页 |
| ·各频段参数值 | 第55-56页 |
| ·电路仿真 | 第56-57页 |
| 第四章 混合信号仿真验证 | 第57-59页 |
| ·仿真模型 | 第57页 |
| ·典型频率下的仿真结果 | 第57-59页 |
| ·4Mbps时仿真结果 | 第57-58页 |
| ·10Mbps时仿真结果 | 第58-59页 |
| 第五章 版图设计与验证 | 第59-65页 |
| ·版图设计 | 第59-62页 |
| ·版图规划 | 第59页 |
| ·版图热分布问题 | 第59-60页 |
| ·闩锁效应 | 第60-61页 |
| ·电源总线噪声 | 第61-62页 |
| ·版图验证 | 第62-65页 |
| ·DRC几何规则检查 | 第62页 |
| ·LVS版图与电路一致性检查 | 第62-63页 |
| ·天线规则检查 | 第63-65页 |
| 第六章 后仿真验证 | 第65-71页 |
| ·后仿真概述 | 第65页 |
| ·版图寄生参数提取 | 第65页 |
| ·经验总结 | 第65-71页 |
| 结束语 | 第71-73页 |
| 致谢 | 第73-75页 |
| 参考文献 | 第75-77页 |
| 附录 | 第77-80页 |