14比特100兆采样/秒流水线模数转换器
摘要 | 第1-3页 |
Abstract | 第3-9页 |
第一章 引言 | 第9-21页 |
·应用背景 | 第9-11页 |
·应用系统要求 | 第11-12页 |
·模数转换器发展现状 | 第12-16页 |
·流水线模数转换器的发展 | 第16-19页 |
·全并行模数转换器 | 第16-17页 |
·两步式模数转换器 | 第17页 |
·流水线模数转换器 | 第17-19页 |
·主要工作与论文组织结构 | 第19-20页 |
本章参考文献 | 第20-21页 |
第二章 系统设计 | 第21-40页 |
·采样保持电路 | 第21-27页 |
·采样电路 | 第22-23页 |
·运算放大器 | 第23-27页 |
·余量增益电路 | 第27-30页 |
·电容失配 | 第28-29页 |
·运放有限增益 | 第29页 |
·运放建立误差 | 第29-30页 |
·电路噪声 | 第30-31页 |
·系统结构 | 第31-36页 |
·流水线级分辨率 | 第32-34页 |
·开关电容结构 | 第34-35页 |
·校准方法 | 第35-36页 |
·电路指标 | 第36-39页 |
·输入信号幅度 | 第36-37页 |
·电容取值及电容缩减因子 | 第37-38页 |
·放大器带宽及压摆率要求 | 第38-39页 |
本章参考文献 | 第39-40页 |
第三章 数字后台校准算法 | 第40-55页 |
·校准技术分类 | 第40-45页 |
·信号相关的扰动注入 | 第45-49页 |
·误差提取和修正原理 | 第45-47页 |
·信号相关的扰动注入 | 第47-48页 |
·乱序扰动注入 | 第48-49页 |
·FPGA验证与数字后端实现 | 第49-53页 |
·FPGA硬件建模验证 | 第49-52页 |
·数字后端实现 | 第52-53页 |
本章参考文献 | 第53-55页 |
第四章 电路设计研究 | 第55-75页 |
·采样电路 | 第55-63页 |
·采样线性度与开关尺寸选择 | 第55-59页 |
·输入开关 | 第59-61页 |
·采样开关 | 第61-63页 |
·宽带高增益运算放大器 | 第63-67页 |
·高速低回踢噪声比较器 | 第67-70页 |
·低抖动时钟电路 | 第70-74页 |
·时钟抖动设计上限 | 第70-71页 |
·时钟电路设计 | 第71-74页 |
本章参考文献 | 第74-75页 |
第五章 芯片实现 | 第75-81页 |
·版图误差分析 | 第75-78页 |
·电阻电容寄生分析 | 第75-76页 |
·对称性分析 | 第76-77页 |
·隔离屏蔽分析 | 第77-78页 |
·版图设计 | 第78-79页 |
·封装 | 第79-80页 |
本章参考文献 | 第80-81页 |
第六章 芯片测试 | 第81-94页 |
·模数转换器参数定义 | 第81-85页 |
·模数转换器的静态参数 | 第81-82页 |
·模数转换器的动态参数 | 第82-85页 |
·测试电路设计 | 第85-87页 |
·印刷电路测试板设计 | 第87-88页 |
·ADC测试结果 | 第88-93页 |
·ADC静态性能测试结果 | 第88页 |
·动态性能测试 | 第88-93页 |
·测试结果分析 | 第93页 |
本章参考文献 | 第93-94页 |
第七章 总结与展望 | 第94-95页 |
·总结 | 第94页 |
·展望 | 第94-95页 |
致谢 | 第95-96页 |