首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

14比特100兆采样/秒流水线模数转换器

摘要第1-3页
Abstract第3-9页
第一章 引言第9-21页
   ·应用背景第9-11页
   ·应用系统要求第11-12页
   ·模数转换器发展现状第12-16页
   ·流水线模数转换器的发展第16-19页
     ·全并行模数转换器第16-17页
     ·两步式模数转换器第17页
     ·流水线模数转换器第17-19页
   ·主要工作与论文组织结构第19-20页
 本章参考文献第20-21页
第二章 系统设计第21-40页
   ·采样保持电路第21-27页
     ·采样电路第22-23页
     ·运算放大器第23-27页
   ·余量增益电路第27-30页
     ·电容失配第28-29页
     ·运放有限增益第29页
     ·运放建立误差第29-30页
   ·电路噪声第30-31页
   ·系统结构第31-36页
     ·流水线级分辨率第32-34页
     ·开关电容结构第34-35页
     ·校准方法第35-36页
   ·电路指标第36-39页
     ·输入信号幅度第36-37页
     ·电容取值及电容缩减因子第37-38页
     ·放大器带宽及压摆率要求第38-39页
 本章参考文献第39-40页
第三章 数字后台校准算法第40-55页
   ·校准技术分类第40-45页
   ·信号相关的扰动注入第45-49页
     ·误差提取和修正原理第45-47页
     ·信号相关的扰动注入第47-48页
     ·乱序扰动注入第48-49页
   ·FPGA验证与数字后端实现第49-53页
     ·FPGA硬件建模验证第49-52页
     ·数字后端实现第52-53页
 本章参考文献第53-55页
第四章 电路设计研究第55-75页
   ·采样电路第55-63页
     ·采样线性度与开关尺寸选择第55-59页
     ·输入开关第59-61页
     ·采样开关第61-63页
   ·宽带高增益运算放大器第63-67页
   ·高速低回踢噪声比较器第67-70页
   ·低抖动时钟电路第70-74页
     ·时钟抖动设计上限第70-71页
     ·时钟电路设计第71-74页
 本章参考文献第74-75页
第五章 芯片实现第75-81页
   ·版图误差分析第75-78页
     ·电阻电容寄生分析第75-76页
     ·对称性分析第76-77页
     ·隔离屏蔽分析第77-78页
   ·版图设计第78-79页
   ·封装第79-80页
 本章参考文献第80-81页
第六章 芯片测试第81-94页
   ·模数转换器参数定义第81-85页
     ·模数转换器的静态参数第81-82页
     ·模数转换器的动态参数第82-85页
   ·测试电路设计第85-87页
   ·印刷电路测试板设计第87-88页
   ·ADC测试结果第88-93页
     ·ADC静态性能测试结果第88页
     ·动态性能测试第88-93页
   ·测试结果分析第93页
 本章参考文献第93-94页
第七章 总结与展望第94-95页
   ·总结第94页
   ·展望第94-95页
致谢第95-96页

论文共96页,点击 下载论文
上一篇:多模多标准基带处理器的前向纠错码译码实现研究
下一篇:改进的用于FPGA的数字锁相环电路设计