摘要 | 第1-7页 |
ABSTRACT | 第7-13页 |
第1章 绪论 | 第13-16页 |
·课题背景 | 第13页 |
·国内外研究现状与发展趋势 | 第13-14页 |
·论文的主要工作和内容安排 | 第14-16页 |
第2章 设计方法基础与CPCI 总线技术研究 | 第16-23页 |
·设计方法基础 | 第16-18页 |
·FPGA 技术及其设计流程 | 第16-17页 |
·IP 核重用技术 | 第17-18页 |
·CPCI 总线技术研究 | 第18-22页 |
·CPCI 总线系统结构 | 第18-19页 |
·CPCI 总线协议 | 第19-22页 |
·本章小结 | 第22-23页 |
第3章 PCI 总线从设备IP核以及异步FIFO设计 | 第23-45页 |
·PCI IP 核的总体设计 | 第23-24页 |
·PCI 从设备各功能模块设计 | 第24-35页 |
·命令/地址译码电路 | 第24-27页 |
·奇偶校验位产生电路以及奇偶校验检测电路 | 第27-30页 |
·配置空间电路 | 第30-33页 |
·可靠的目标状态机电路 | 第33-35页 |
·异步FIFO 存储器设计 | 第35-44页 |
·异步FIFO 存储器的结构 | 第36页 |
·异步FIFO 设计的关键问题以及处理方法 | 第36-39页 |
·采用改进型格雷码指针和同步器实现异步FIFO | 第39-44页 |
·本章小结 | 第44-45页 |
第4章 UART IP核及其UART复用控制电路设计 | 第45-61页 |
·UART 软核总体设计 | 第45-49页 |
·UART 数据传输协议 | 第45-46页 |
·UART 软核的设计要求 | 第46页 |
·UART 软核设计框架 | 第46-49页 |
·UART 各功能模块的设计 | 第49-58页 |
·读写控制模块 | 第49-50页 |
·接收/发送FIFO 模块 | 第50-52页 |
·波特率发生器 | 第52页 |
·发送模块 | 第52-55页 |
·接收模块 | 第55-58页 |
·Modem 模块 | 第58页 |
·UART 复用控制电路 | 第58-60页 |
·本章小结 | 第60-61页 |
第5章 功能仿真和电路设计 | 第61-73页 |
·功能仿真 | 第61-66页 |
·硬件电路设计 | 第66-72页 |
·FPGA 电路设计 | 第67-68页 |
·串行通信接口电路 | 第68-70页 |
·扩展电路及其软件设计流程 | 第70-71页 |
·验证板卡的PCB 设计 | 第71-72页 |
·本章小结 | 第72-73页 |
第6章 板卡设备驱动设计及其板级验证 | 第73-84页 |
·设备驱动程序的开发 | 第73-78页 |
·WDM 驱动程序简介 | 第73-74页 |
·PCI 总线设备驱动程序开发的具体实现 | 第74-78页 |
·包装驱动程序和应用程序开发 | 第78-80页 |
·DLL 的建立 | 第78页 |
·应用程序开发 | 第78-80页 |
·板卡逻辑验证 | 第80-83页 |
·本章小结 | 第83-84页 |
第7章 总结与展望 | 第84-86页 |
·总结 | 第84-85页 |
·展望 | 第85-86页 |
参考文献 | 第86-88页 |
缩略语表 | 第88-89页 |
致谢 | 第89-90页 |
攻读学位期间录用或发表的学术论文 | 第90页 |