基于UVM的高清晰图像传输芯片(DVLINK)的模块验证与研究
摘要 | 第4-5页 |
Abstract | 第5-6页 |
第一章 绪论 | 第13-21页 |
1.1 课题背景 | 第13-14页 |
1.2 课题来源 | 第14-15页 |
1.3 国内外文献综述 | 第15-19页 |
1.4 本研究课题的主要研究内容 | 第19-21页 |
第二章 UVM验证方法学 | 第21-29页 |
2.1 UVM验证方法学架构 | 第21-26页 |
2.1.1 UVM简述 | 第21-22页 |
2.1.2 UVM基本架构及各组件介绍 | 第22-26页 |
2.2 UVM Class库 | 第26-28页 |
2.2.1 uvm_object | 第27页 |
2.2.2 uvm_component | 第27-28页 |
2.2.3 uvm_config_db | 第28页 |
2.3 本章小结 | 第28-29页 |
第三章 DVLINK芯片的验证方案设计 | 第29-45页 |
3.1 DVLINK芯片设计 | 第29-33页 |
3.1.1 DVLINK芯片介绍 | 第29-32页 |
3.1.2 DVLINK芯片设计流程 | 第32-33页 |
3.2 DVLINK验证计划 | 第33-42页 |
3.2.1 验证平台及验证语言 | 第34-37页 |
3.2.2 验证方法及测试点提炼 | 第37-39页 |
3.2.3 验证目标 | 第39-42页 |
3.3 模块测试 | 第42-44页 |
3.3.1 模块测试 | 第42-43页 |
3.3.2 VCEGAR工具 | 第43-44页 |
3.4 本章小结 | 第44-45页 |
第四章 DVLINK UVM平台的设计 | 第45-59页 |
4.1 DVLINK验证平台设计 | 第45-46页 |
4.2 UVM平台的搭建 | 第46-58页 |
4.2.1 Testbench的设计 | 第46-47页 |
4.2.2 Test的设计 | 第47-48页 |
4.2.3 Env的设计 | 第48-50页 |
4.2.4 Agent的设计 | 第50-52页 |
4.2.5 Sequencer的设计 | 第52-53页 |
4.2.6 Sequence的设计 | 第53-54页 |
4.2.7 Driver的设计 | 第54-56页 |
4.2.8 Monitor的设计 | 第56-57页 |
4.2.9 Scoreboard的设计 | 第57-58页 |
4.3 本章小结 | 第58-59页 |
第五章 DVLINK验证仿真 | 第59-68页 |
5.1 DVLINK验证平台仿真设计 | 第59-64页 |
5.1.1 验证平台的搭建分析 | 第60-63页 |
5.1.2 DVLINK验证平台仿真报告 | 第63-64页 |
5.2 覆盖率 | 第64-65页 |
5.2.1 覆盖率设计分析 | 第64-65页 |
5.2.2 覆盖率报告 | 第65页 |
5.3 模块测试 | 第65-67页 |
5.3.1 VCEGAR工具 | 第65-66页 |
5.3.2 VCEGAR测试报告 | 第66-67页 |
5.4 本章小结 | 第67-68页 |
结论 | 第68-69页 |
参考文献 | 第69-73页 |
致谢 | 第73页 |