基于FPGA的多通道模数混合采集装置的设计及实现
| 摘要 | 第1-5页 |
| Abstract | 第5-6页 |
| 目录 | 第6-8页 |
| 1 绪论 | 第8-12页 |
| ·选题背景及课题来源 | 第8-9页 |
| ·国内外发展现状 | 第9-10页 |
| ·研究目的及意义 | 第10-11页 |
| ·论文内容安排 | 第11-12页 |
| 2 方案总体设计及技术难点 | 第12-18页 |
| ·系统结构方案及模块划分 | 第12-13页 |
| ·采集装置设计方案选择及技术难点分析 | 第13-17页 |
| ·方案确定 | 第13-16页 |
| ·技术难点及分析 | 第16-17页 |
| ·本章小结 | 第17-18页 |
| 3 采编电路硬件设计及实现 | 第18-30页 |
| ·系统硬件电路概述 | 第18-19页 |
| ·模拟量采编单元设计 | 第19-23页 |
| ·模拟信号调理电路 | 第19-22页 |
| ·模拟开关及 AD 转换控制及实现 | 第22-23页 |
| ·数字量采编单元设计 | 第23-28页 |
| ·422/485 接口电路设计 | 第24-26页 |
| ·LVDS 接口电路设计 | 第26-28页 |
| ·电源电路设计 | 第28-29页 |
| ·本章小结 | 第29-30页 |
| 4 FPGA 内部逻辑设计及实现 | 第30-56页 |
| ·FPGA 内部逻辑控制总体设计 | 第30-32页 |
| ·FPGA 内部异步多时钟域的同步方式 | 第32-39页 |
| ·亚稳态的出现 | 第32-34页 |
| ·两级触发器法 | 第34-35页 |
| ·握手协议法 | 第35-36页 |
| ·异步 FIFO | 第36-39页 |
| ·采集逻辑控制 | 第39-43页 |
| ·ADC 采样控制 | 第39-40页 |
| ·基于查找表结构的多通道采样控制 | 第40-43页 |
| ·模数混合采集编帧 | 第43-48页 |
| ·多块 FIFO 管理 | 第43-46页 |
| ·数据的编帧 | 第46-48页 |
| ·数字量传输可靠性设计 | 第48-55页 |
| ·422/485 数据格式 | 第49-50页 |
| ·LVDS 同步管理 | 第50-52页 |
| ·指令的传输 | 第52-54页 |
| ·指令检测 | 第54-55页 |
| ·本章小结 | 第55-56页 |
| 5 系统性能测试及验证 | 第56-63页 |
| ·系统测试平台设计 | 第56-57页 |
| ·模拟信号调理电路测试 | 第57-59页 |
| ·系统功能测试及验证 | 第59-60页 |
| ·采集精度优化及测试 | 第60-62页 |
| ·本章小结 | 第62-63页 |
| 6 结论与展望 | 第63-64页 |
| ·结论 | 第63页 |
| ·展望 | 第63-64页 |
| 参考文献 | 第64-67页 |
| 攻读硕士期间发表的论文及所取得的研究成果 | 第67-68页 |
| 致谢 | 第68-69页 |