| 摘要 | 第1-13页 |
| ABSTRACT | 第13-14页 |
| 第一章 绪论 | 第14-18页 |
| §1.1 课题研究背景 | 第14-15页 |
| §1.2 国内外相关研究 | 第15-16页 |
| §1.3 本文的主要工作 | 第16-17页 |
| §1.4 本文的结构 | 第17-18页 |
| 第二章 I/O接口概述 | 第18-28页 |
| §2.1 接口电路的实现技术 | 第18-19页 |
| ·电压模式和电流模式 | 第18-19页 |
| ·差分信号和单端信号 | 第19页 |
| §2.2 典型的高速串行接口电路 | 第19-27页 |
| ·TTL和CMOS | 第19-20页 |
| ·ECL | 第20-21页 |
| ·LVDS | 第21-23页 |
| ·CML | 第23-26页 |
| ·其它I/O接口电路 | 第26-27页 |
| §2.3 小结 | 第27-28页 |
| 第三章 CML高速串行接口电路总体设计考虑 | 第28-42页 |
| §3.1 CML高速串行接口电路总体结构 | 第28-29页 |
| §3.2 带宽拓展 | 第29-33页 |
| ·带宽拓展技术——并联峰化技术 | 第29-32页 |
| ·带宽拓展技术——有源负反馈技术 | 第32-33页 |
| §3.3 均衡技术 | 第33-41页 |
| ·发送端均衡 | 第33-36页 |
| ·接收端均衡 | 第36-41页 |
| §3.4 本章小结 | 第41-42页 |
| 第四章 CML高速接口电路驱动器设计 | 第42-52页 |
| §4.1 CML驱动器总体电路结构 | 第42-45页 |
| ·设计目标 | 第42页 |
| ·电流模驱动器的基本原理 | 第42-43页 |
| ·CML驱动器的整体电路设计 | 第43-45页 |
| §4.2 CML驱动器电路设计 | 第45-49页 |
| ·电平位移电路 | 第45-47页 |
| ·单端转差分电路设计 | 第47-48页 |
| ·驱动级电路的设计 | 第48-49页 |
| §4.3 CML驱动器电路仿真结果 | 第49-51页 |
| §4.4 小结 | 第51-52页 |
| 第五章 CML高速接口电路接收器设计 | 第52-68页 |
| §5.1 CML接收器的总体结构 | 第52-54页 |
| ·设计目标 | 第52页 |
| ·CML接收器电路的总体结构 | 第52-54页 |
| §5.2 CML接收器电路设计与优化 | 第54-64页 |
| ·类限幅放大器电路 | 第54-58页 |
| ·电压比较器 | 第58-60页 |
| ·电平位移电路 | 第60-61页 |
| ·输出整形电路 | 第61-62页 |
| ·辅助电路 | 第62-64页 |
| §5.3 CML接收器电路仿真结果 | 第64-66页 |
| §5.4 小结 | 第66-68页 |
| 第六章 CML接口电路的版图设计 | 第68-80页 |
| §6.1 数模混合集成电路版图设计技术 | 第68-72页 |
| ·叉指晶体管 | 第68-69页 |
| ·对称性与匹配 | 第69-70页 |
| ·噪声考虑 | 第70-71页 |
| ·闩锁效应 | 第71-72页 |
| ·ESD保护 | 第72页 |
| §6.2 CML接口电路版图设计 | 第72-74页 |
| §6.3 CML接口电路版图模拟及分析 | 第74-79页 |
| ·CML接口电路版图模拟结果 | 第74-78页 |
| ·CML接口电路版图模拟结果分析 | 第78-79页 |
| §6.4 小结 | 第79-80页 |
| 第七章 结束语 | 第80-82页 |
| §7.1 回顾与总结 | 第80页 |
| §7.2 高性能接口电路的未来展望 | 第80-82页 |
| 致谢 | 第82-83页 |
| 参考文献 | 第83-86页 |
| 作者在学期间取得的学术成果 | 第86-87页 |
| 附录A 用Field Solver计算的Welement传输线的简单模型 | 第87页 |