基于功耗独立的抗DPA攻击电路设计
摘要 | 第4-6页 |
abstract | 第6-7页 |
引言 | 第10-11页 |
1 绪论 | 第11-16页 |
1.1 研究背景及意义 | 第11-12页 |
1.2 国内外研究现状 | 第12-14页 |
1.3 内容安排 | 第14-16页 |
2 功耗分析攻击及功耗独立技术 | 第16-27页 |
2.1 功耗分析攻击技术 | 第16-19页 |
2.1.1 简单功耗分析攻击 | 第16-17页 |
2.1.2 差分功耗分析攻击 | 第17-19页 |
2.1.3 高阶差分功耗分析攻击 | 第19页 |
2.2 静态互补CMOS电路功耗分析 | 第19-21页 |
2.3 基于PUF电路的功耗独立技术 | 第21-23页 |
2.4 基于SABL电路的功耗独立技术 | 第23-26页 |
2.5 本章小结 | 第26-27页 |
3 基于电桥失衡效应的PUF电路设计 | 第27-37页 |
3.1 电桥失衡效应分析 | 第27-29页 |
3.2 电桥失衡效应PUF电路单元设计 | 第29-30页 |
3.3 多位电桥失衡效应PUF电路设计 | 第30-31页 |
3.4 实验结果与分析 | 第31-36页 |
3.5 本章小结 | 第36-37页 |
4 基于单稳态定时偏差的PUF电路设计 | 第37-46页 |
4.1 单稳态电路及失配分析 | 第37-40页 |
4.2 单稳态定时偏差PUF单元电路设计 | 第40-41页 |
4.3 多位单稳态定时偏差PUF电路设计 | 第41-42页 |
4.4 实验结果及分析 | 第42-45页 |
4.5 本章小结 | 第45-46页 |
5 基于SABL的抗DPA攻击可重构加法器设计 | 第46-54页 |
5.1 基于SABL的加法器设计 | 第46-50页 |
5.2 基于SABL的16位可重构加法器设计 | 第50页 |
5.3 实验结果与分析 | 第50-53页 |
5.4 本章小结 | 第53-54页 |
6 基于SABL的抗DPA攻击移位寄存器设计 | 第54-61页 |
6.1 清零置位D触发器设计 | 第54-56页 |
6.2 多位移位寄存器设计 | 第56-57页 |
6.3 实验结果与分析 | 第57-60页 |
6.4 本章小结 | 第60-61页 |
7 总结与展望 | 第61-63页 |
7.1 工作总结 | 第61-62页 |
7.2 未来工作展望 | 第62-63页 |
参考文献 | 第63-68页 |
在学研究成果 | 第68-70页 |
致谢 | 第70页 |