小型PLC的FPGA模块总控制器的研制
摘要 | 第1-5页 |
Abstract | 第5-10页 |
第一章 绪论 | 第10-13页 |
·课题的研究背景与意义 | 第10页 |
·国内外研究现状与发展趋势 | 第10-11页 |
·本论文研究内容 | 第11-13页 |
第二章 FPGA构建PLC总控制器的方案设计 | 第13-22页 |
·PLC工作原理 | 第13-14页 |
·FPGA构建PLC系统的结构分析 | 第14-15页 |
·FPGA模块总控制器的功能需求分析 | 第15-16页 |
·ARM-FPGA通信数据编码格式 | 第16-17页 |
·双口RAM的区域划分与地址空间分配 | 第17-19页 |
·小型PLC的FPGA模块总控制器的方案设计 | 第19-22页 |
·总控制器的方案设计 | 第19-20页 |
·FPGA与ARM接口电路方案设计 | 第20页 |
·输入模块的方案设计 | 第20-21页 |
·输出模块的方案设计 | 第21-22页 |
第三章 总控制器的设计 | 第22-38页 |
·总控制器的结构设计 | 第22-23页 |
·总控制器的端口介绍 | 第23-24页 |
·总控制器的电路模块设计 | 第24-37页 |
·中断边缘检测电路 | 第24-25页 |
·脉冲分配器设计 | 第25-26页 |
·通知应答电路 | 第26-27页 |
·译码判断模块 | 第27页 |
·输入模块控制电路 | 第27-30页 |
·输出模块控制电路 | 第30-33页 |
·逻辑运算控制电路 | 第33-34页 |
·C端口控制电路 | 第34-35页 |
·B端口控制电路 | 第35-36页 |
·中断INT1控制电路 | 第36-37页 |
·本章小结 | 第37-38页 |
第四章 FPGA与ARM接口电路设计 | 第38-44页 |
·FPGA与ARM接口电路的结构设计 | 第38-39页 |
·接口控制电路的连接 | 第38-39页 |
·接口控制电路的结构设计 | 第39页 |
·双口RAM的电路模块设计 | 第39-43页 |
·锁相环PLL | 第39-40页 |
·读写仲裁电路 | 第40-41页 |
·端口控制电路 | 第41-42页 |
·双口RAM | 第42-43页 |
·本章小结 | 第43-44页 |
第五章 输入采集与锁存端口的设计 | 第44-52页 |
·基本功能分析 | 第44页 |
·整体结构设计 | 第44-47页 |
·输入模块的封装 | 第44-46页 |
·输入模块的结构设计 | 第46-47页 |
·输入模块的电路设计 | 第47-51页 |
·输入地址比较控制模块 | 第47-48页 |
·输入采集模块 | 第48-49页 |
·高速位信息采集模块 | 第49-50页 |
·位拼接模块 | 第50-51页 |
·本章小结 | 第51-52页 |
第六章 输出刷新与锁存端口的设计 | 第52-60页 |
·基本功能分析 | 第52页 |
·整体结构设计 | 第52-55页 |
·输出锁存端口的封装 | 第52-54页 |
·输出模块的结构设计 | 第54-55页 |
·输出模块的功能模块设计 | 第55-59页 |
·输出地址比较模块 | 第55-56页 |
·输出刷新电路模块 | 第56-57页 |
·高速位信息刷新模块 | 第57-59页 |
·本章小结 | 第59-60页 |
第七章 功能的仿真与验证 | 第60-76页 |
·仿真与验证的方法 | 第60页 |
·功能仿真验证 | 第60-68页 |
·总控制器的功能仿真 | 第60-62页 |
·FPGA与ARM接口电路的功能仿真 | 第62-65页 |
·输入模块的功能仿真 | 第65-67页 |
·输出模块的功能仿真 | 第67-68页 |
·FPGA总控制器联调功能仿真 | 第68-71页 |
·FPGA总控制器与输入模块联调功能仿真验证 | 第68-70页 |
·FPGA总控制器与输出模块联调功能仿真验证 | 第70-71页 |
·FPGA总控制器联调板级验证 | 第71-75页 |
·FPGA总控制器与输入模块的联调板级验证 | 第72-73页 |
·FPGA总控制器与输出模块的联调板级验证 | 第73-75页 |
·本章小结 | 第75-76页 |
第八章 总结与展望 | 第76-78页 |
参考文献 | 第78-80页 |
附录 | 第80-83页 |
发表论文和参加科研情况说明 | 第83-84页 |
致谢 | 第84页 |