基于GPS卫星信号的秒级精度授时芯片设计--数字后端设计
| 致谢 | 第1-6页 |
| 中文摘要 | 第6-7页 |
| ABSTRACT | 第7-8页 |
| 序 | 第8-11页 |
| 1 引言 | 第11-15页 |
| ·研究背景 | 第11-12页 |
| ·论文主要工作 | 第12-13页 |
| ·论文结构 | 第13-15页 |
| 2 数字后端设计原理 | 第15-21页 |
| ·数字后端设计方法学简介 | 第15页 |
| ·数字后端设计流程 | 第15-17页 |
| ·数字后端设计收敛 | 第17-21页 |
| ·时序收敛 | 第17-18页 |
| ·功耗分析 | 第18页 |
| ·可制造性分析 | 第18-21页 |
| 3 测试性综合与时序分析 | 第21-41页 |
| ·测试性综合 | 第21-35页 |
| ·综合概念 | 第21-22页 |
| ·可测试性技术 | 第22页 |
| ·可测试性综合流程 | 第22-31页 |
| ·可测试性综合结果分析 | 第31-35页 |
| ·时序分析 | 第35-41页 |
| ·静态时序分析概念 | 第35-36页 |
| ·建立时间和保持时间 | 第36-37页 |
| ·时序分析 | 第37-41页 |
| 4 版图物理实现 | 第41-73页 |
| ·布局布线 | 第41-67页 |
| ·设计输入 | 第42-44页 |
| ·布局规划 | 第44-50页 |
| ·标准单元放置 | 第50-51页 |
| ·时钟树生成 | 第51-57页 |
| ·布线 | 第57-59页 |
| ·验证 | 第59-61页 |
| ·时序检查 | 第61-65页 |
| ·GDSII文件生成 | 第65-67页 |
| ·寄生参数提取 | 第67-68页 |
| ·物理验证 | 第68-70页 |
| ·形式验证 | 第70-73页 |
| 5 结论 | 第73-75页 |
| 参考文献 | 第75-77页 |
| 作者简历 | 第77-81页 |
| 学位论文数据集 | 第81页 |