MPSoC测试技术研究
摘要 | 第1-6页 |
ABSTRACT | 第6-7页 |
致谢 | 第7-14页 |
第一章 绪论 | 第14-19页 |
·研究背景 | 第14-15页 |
·研究的目的与内容 | 第15-17页 |
·多核技术概况 | 第15-16页 |
·软件测试方法研究 | 第16-17页 |
·基于JTAG多核调试研究 | 第17页 |
·课题来源 | 第17页 |
·论文结构安排 | 第17-19页 |
第二章 MPSoC硬件架构 | 第19-31页 |
·引言 | 第19页 |
·多核通讯结构 | 第19-20页 |
·片上通讯网络 | 第20-22页 |
·路由节点设计 | 第21页 |
·片上网络传输 | 第21-22页 |
·SoC硬件架构 | 第22-23页 |
·簇内互连方案设计 | 第23-26页 |
·地址译码器(Decoder) | 第25页 |
·多路选择器(Multiplexer) | 第25-26页 |
·主要功能模块介绍 | 第26-30页 |
·对外网络通讯接口 | 第26-27页 |
·DMA控制器 | 第27-28页 |
·运算单元模块 | 第28-29页 |
·地址转换模块 | 第29-30页 |
·本章小结 | 第30-31页 |
第三章 软件加速测试技术研究 | 第31-47页 |
·引言 | 第31页 |
·软件加速测试平台 | 第31-40页 |
·基于以太网和802协议的设计 | 第32-33页 |
·Ethernet接口模块设计 | 第33-38页 |
·EMAC模块 | 第34-35页 |
·Etherne_wrapper设计 | 第35-38页 |
·片外存储器 | 第38页 |
·软件测试程序的加载 | 第38-40页 |
·测试方法 | 第40-41页 |
·实验 | 第41-46页 |
·测试的准备工作 | 第42页 |
·测试实现 | 第42-46页 |
·本章小结 | 第46-47页 |
第四章 基于JTAG的MPSoC测试 | 第47-60页 |
·JTAG调试原理 | 第47-51页 |
·边界扫描技术 | 第47-48页 |
·JTAG基本结构 | 第48-51页 |
·测试寄存器 | 第49页 |
·TAP控制器 | 第49-51页 |
·基于JTAG的多核测试RTL级设计 | 第51-52页 |
·测试架构设计 | 第51页 |
·测试控制模块 | 第51-52页 |
·针对ARM9的多核调试 | 第52-59页 |
·ARM9调试架构 | 第53页 |
·测试原理 | 第53-54页 |
·ARM9时钟同步接口模块 | 第54-55页 |
·测试方案 | 第55-56页 |
·功能测试及波形分析 | 第56-58页 |
·核选择功能调试 | 第56页 |
·扫描链的选择调试 | 第56-58页 |
·性能分析 | 第58-59页 |
·本章小结 | 第59-60页 |
第五章 全系统功能验证实现 | 第60-72页 |
·验证方法 | 第60-61页 |
·验证方案设计 | 第61-63页 |
·针对不同指令的验证 | 第61页 |
·针对不同功能块的验证 | 第61-62页 |
·针对不同通路的验证 | 第62-63页 |
·RTL级功能仿真 | 第63-68页 |
·验证环境 | 第63页 |
·测试向量的编写 | 第63-65页 |
·DMA数据通路的测试 | 第65-66页 |
·FFT运算测试 | 第66-67页 |
·特定寄存器测试 | 第67页 |
·存储地址转换测试 | 第67-68页 |
·覆盖率问题 | 第68页 |
·FPGA验证及结果分析 | 第68-71页 |
·验证平台 | 第68-69页 |
·验证开发过程 | 第69-70页 |
·硬件资源分析 | 第70页 |
·结果分析 | 第70-71页 |
·本章小结 | 第71-72页 |
第六章 总结与展望 | 第72-74页 |
·总结 | 第72页 |
·展望 | 第72-74页 |
参考文献 | 第74-77页 |
攻读硕士期间所发表的论文 | 第77页 |