摘要 | 第1-6页 |
ABSTRACT | 第6-7页 |
致谢 | 第7-13页 |
第一章 绪论 | 第13-18页 |
·研究意义及技术背景介绍 | 第13-14页 |
·H.264/AVC简介 | 第14-15页 |
·研究现状 | 第15-17页 |
·码字处理环节 | 第15-16页 |
·编码器SoC设计与实现 | 第16-17页 |
·论文结构 | 第17-18页 |
第二章 H.264编码器原理及SoC技术介绍 | 第18-30页 |
·H.264/AVC视频编码器 | 第18-26页 |
·H.264/AVC视频编码器工作流程及分层结构 | 第18-19页 |
·帧间预测 | 第19-20页 |
·帧内预测 | 第20-21页 |
·变换与量化 | 第21页 |
·熵编码 | 第21-26页 |
·SoC技术 | 第26-30页 |
·SoC设计概述 | 第27-28页 |
·Avalon总线 | 第28-30页 |
第三章 码字处理单元设计 | 第30-55页 |
·运动矢量预测 | 第30-34页 |
·运动矢量(MV)读取单元 | 第31-33页 |
·mvp中值计算单元 | 第33-34页 |
·部分重要参数编码 | 第34-38页 |
·mbt_ype | 第35页 |
·sub_mb_type | 第35-36页 |
·coded_block_pattern | 第36页 |
·pred_mode | 第36-37页 |
·mb_qp_delta | 第37-38页 |
·当前块值(NC)计算 | 第38-41页 |
·NA/NB选择控制模块 | 第40页 |
·NC计算单元 | 第40页 |
·nc_tab生成单元 | 第40-41页 |
·VLC数据处理单元 | 第41-51页 |
·VLC数据处理单元整体结构 | 第41-42页 |
·时序设计 | 第42-44页 |
·块索引计数器blk_idx_cnt | 第44页 |
·控制状态机vlc_fsm | 第44-46页 |
·残差读取模块 | 第46-49页 |
·映射预处理逻辑 | 第49-50页 |
·level生成逻辑 | 第50-51页 |
·码字校验和防竞争码添加单元 | 第51-55页 |
·码字校验单元 | 第52-53页 |
·rbsp_flush单元 | 第53-54页 |
·校验添加执行器(Nal-Rbsp executer) | 第54-55页 |
第四章 编码器SoC设计与实现 | 第55-66页 |
·编码器系统硬件结构 | 第55-57页 |
·编码器软件部分设计 | 第57-62页 |
·大规模存储地址空间分配 | 第58-59页 |
·控制寄存器及图像参数寄存器配置 | 第59-62页 |
·中断处理 | 第62页 |
·SAA7113H接口 | 第62-66页 |
第五章 H.264编码器SoC及关键模块功能仿真与验证 | 第66-77页 |
·H.264编码器SoC及关键模块验证策略 | 第66-68页 |
·关键模块验证策略 | 第66-67页 |
·H.264编码器SoC验证策略 | 第67-68页 |
·关键模块功能仿真与验证 | 第68-73页 |
·运动矢量预测模块 | 第68-69页 |
·残差读取模块 | 第69-71页 |
·码字映射单元 | 第71-72页 |
·码字校验与NAL封装模块 | 第72-73页 |
·H.264编码器SoC系统功能仿真与FPGA验证 | 第73-77页 |
·H.264编码器SoC系统功能仿真 | 第73-74页 |
·H.264编码器SoC系统FPGA验证 | 第74-77页 |
第六章 总结与展望 | 第77-78页 |
·总结 | 第77页 |
·展望 | 第77-78页 |
参考文献 | 第78-81页 |
攻读硕士学位期间发表的论文 | 第81页 |