首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--一般性问题论文--设计论文

半定制与全定制混合流程时钟网络设计

摘要第1-11页
ABSTRACT第11-13页
第一章 绪论第13-17页
   ·课题研究背景第13-14页
   ·国内外研究现状第14-15页
   ·课题研究的主要内容及成果第15-16页
   ·本文的组织结构第16-17页
第二章 时钟网络技术概述第17-31页
   ·时钟网络分布技术简介第17-22页
   ·与时钟相关的基本概念第22-30页
     ·时钟产生第22-26页
     ·同步系统的时序第26-28页
     ·时钟偏差第28-30页
   ·本章小结第30-31页
第三章 定制模块的时钟网络设计第31-53页
   ·定制模块的时钟产生第31-38页
     ·CAM 内部时钟产生第31-37页
     ·带锁存器的门控时钟产生第37-38页
   ·定制模块的时钟分布第38-45页
     ·减小时钟偏差的技术第38-43页
     ·时钟驱动能力第43-45页
   ·时间借用与有益时钟偏差第45-50页
     ·时间借用第46-48页
     ·有益时钟偏差第48-50页
   ·CAM 整体时钟网络的设计第50-51页
   ·本章小结第51-53页
第四章 半定制与全定制相结合的时钟网络设计第53-83页
   ·时钟产生第53-59页
     ·一般时钟产生第53-54页
     ·时钟任意分频设计第54-59页
   ·跨时钟域的信号同步第59-63页
     ·电平信号的同步第60-61页
     ·跳变沿的同步第61-62页
     ·脉冲信号的同步第62-63页
   ·定制模块的物理视图提取及时序模型建立第63-69页
     ·LEF 视图的提取第64-66页
     ·时序模型的建立第66-69页
   ·半定制与全定制衔接的时钟问题第69-71页
   ·CAM 与测试模块的同步时序分析第71-77页
     ·偏差与建立时间第71-72页
     ·偏差与保持时间第72页
     ·设计问题的解决第72-77页
   ·混合设计的时钟网络实现第77-82页
   ·本章小结第82-83页
第五章 结束语第83-85页
   ·课题工作总结第83-84页
   ·未来工作展望第84-85页
致谢第85-87页
参考文献第87-92页
作者在学期间取得的学术成果第92页

论文共92页,点击 下载论文
上一篇:基于0.18μm CMOS工艺0.2GHz-3.26GHz交叉前馈结构VCO设计
下一篇:65nm工艺运算器全定制设计技术与方法