首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--一般性问题论文--设计论文

基于65nm工艺的10位,100MHz的电流舵DAC设计

摘要第1-4页
Abstract第4-7页
第一章 绪论第7-11页
   ·课题的研究背景第7-9页
   ·本文的工作和设计指标第9页
   ·论文结构第9-11页
第二章 DAC 简介第11-37页
   ·DAC 的基本拓扑结构第11-14页
     ·电阻分压型DAC第11-12页
     ·R-2R 梯形电阻网络DAC第12-13页
     ·电荷转移型DAC第13-14页
     ·Current Steering DAC第14页
   ·理想的CURRENT STEERING DAC 结构第14-17页
     ·二进制位权结构第14-15页
     ·温度计解码结构第15-16页
     ·分段结构第16-17页
   ·性能指标第17-21页
     ·静态性能第17-19页
     ·动态性能第19-21页
   ·误差来源第21-35页
     ·工艺失配第21-27页
     ·梯度误差和对称性误差第27-30页
     ·噪声分析第30-35页
   ·小结第35-37页
第三章 实际的DAC 结构第37-51页
   ·电流源单元第37-39页
   ·偏置单元第39-41页
   ·DFF第41页
   ·开关缓冲器第41-43页
   ·数字解码器第43-44页
   ·LAYOUT 设计第44-50页
     ·匹配性设计第44-48页
     ·抗噪声设计第48-49页
     ·版图上的其他注意事项第49-50页
   ·小结第50-51页
第四章 仿真和测量结果第51-57页
   ·开关控制信号第51-52页
   ·偏置单元第52-53页
   ·输出信号第53-56页
     ·DC 测试第55-56页
     ·AC 测试第56页
   ·小结第56-57页
第五章 结论第57-59页
感谢第59-61页
参考文献第61-63页

论文共63页,点击 下载论文
上一篇:基于65nm工艺的256Bit eFuse设计
下一篇:无线传感器网络SoC的研究与设计