摘要 | 第5-6页 |
Abstract | 第6-7页 |
第1章 绪论 | 第11-16页 |
1.1 课题相关背景简介及意义 | 第11-12页 |
1.2 国内外发展现状 | 第12-14页 |
1.2.1 人防警报的国内外发展现状 | 第12-13页 |
1.2.2 扩频技术在人防警报中的应用的研究现状 | 第13-14页 |
1.3 论文的研究目的和主要研究内容 | 第14-16页 |
1.3.1 论文的研究目的 | 第14-15页 |
1.3.2 论文的主要研究内容 | 第15-16页 |
第2章 扩频相关理论知识及应用分析 | 第16-23页 |
2.1 扩频通信基本原理简述 | 第16-18页 |
2.2 直接序列扩频技术通信 | 第18-20页 |
2.2.1 扩频技术通信工作方式 | 第18页 |
2.2.2 直接序列扩频技术通信原理 | 第18-19页 |
2.2.3 直接序列扩频系统伪随机码 | 第19-20页 |
2.3 扩频技术通信的主要性能指标 | 第20-21页 |
2.4 扩频通信系统的主要特点及其在警报中的应用价值 | 第21-22页 |
2.5 本章小结 | 第22-23页 |
第3章 方案选择及分析 | 第23-30页 |
3.1 人防警报通信 | 第23-24页 |
3.1.1 人防警报通信系统简介 | 第23-24页 |
3.1.2 人防警报扩频接收机通信要求特点 | 第24页 |
3.2 硬件实现人防警报扩频接收机可选方案及比较 | 第24-25页 |
3.3 FPGA芯片选择 | 第25-26页 |
3.4 捕获方法选择及分析 | 第26-29页 |
3.4.1 滑动相关法 | 第26-27页 |
3.4.2 顺序搜索法 | 第27-28页 |
3.4.3 匹配滤波法 | 第28-29页 |
3.4.4 捕获方法比较分析 | 第29页 |
3.5 本章小结 | 第29-30页 |
第4章 系统硬件电路设计 | 第30-42页 |
4.1 系统硬件总体结构设计 | 第30-31页 |
4.2 电源电路设计 | 第31-32页 |
4.3 FPGA最小硬件系统设计 | 第32-34页 |
4.3.1 时钟电路设计 | 第32页 |
4.3.2 复位电路设计 | 第32-33页 |
4.3.3 配置电路设计 | 第33-34页 |
4.4 外部扩展存储器电路设计 | 第34-38页 |
4.4.1 Flash存储电路设计 | 第35-36页 |
4.4.2 SDRAM存储器电路设计 | 第36-37页 |
4.4.3 SRAM存储器设计 | 第37-38页 |
4.5 警报功能电路 | 第38-41页 |
4.5.1 按键电路 | 第38-39页 |
4.5.2 LED显示电路 | 第39-40页 |
4.5.3 蜂鸣器电路 | 第40-41页 |
4.6 本章小结 | 第41-42页 |
第5章 软件设计 | 第42-52页 |
5.1 系统总体实现功能及软件平台介绍 | 第42-43页 |
5.1.1 扩频警报控制器整体功能 | 第42页 |
5.1.2 软件平台简介 | 第42-43页 |
5.2 数字下变频的设计与实现 | 第43-45页 |
5.3 伪码捕获系统的设计与实现 | 第45-47页 |
5.3.1 伪随机码发生器模块的实现 | 第45-46页 |
5.3.2 数字匹配滤波器模块的实现 | 第46-47页 |
5.4 伪码跟踪模块的设计与实现 | 第47-48页 |
5.5 载波相位同步模块的设计 | 第48-49页 |
5.6 解扩解调模块的设计 | 第49-51页 |
5.6.1 解扩模块 | 第49-50页 |
5.6.2 解调模块 | 第50-51页 |
5.7 本章小结 | 第51-52页 |
结论 | 第52-53页 |
参考文献 | 第53-56页 |
攻读硕士期间发表的论文 | 第56-57页 |
致谢 | 第57页 |