适用于串行接口的时钟数据恢复电路的设计
摘要 | 第1-6页 |
Abstract | 第6-9页 |
第1章 绪论 | 第9-12页 |
·概述 | 第9-10页 |
·国内外研究现状 | 第10-11页 |
·论文结构安排 | 第11-12页 |
第2章 通信模型 | 第12-19页 |
·发送端 | 第12-14页 |
·信道 | 第14-17页 |
·趋肤效应 | 第14-15页 |
·串扰 | 第15-16页 |
·反射 | 第16-17页 |
·接收端 | 第17-18页 |
·小结 | 第18-19页 |
第3章 时钟数据恢复电路基础理论 | 第19-34页 |
·CDR分类 | 第19-20页 |
·基于锁相环型CDR | 第20-23页 |
·全速率基于锁相环型CDR | 第21-22页 |
·非全速率基于锁相环型CDR | 第22-23页 |
·数模混合CDR | 第23-25页 |
·数字CDR | 第25-27页 |
·异步过采样CDR | 第25-26页 |
·同步过采样CDR | 第26-27页 |
·CDR结构小结 | 第27页 |
·抖动 | 第27-34页 |
·眼图 | 第29页 |
·随机抖动 | 第29-30页 |
·确定性抖动 | 第30-34页 |
第4章 CDR电路设计 | 第34-52页 |
·接收端整体结构 | 第34-37页 |
·CDR整体电路及工作原理 | 第37-38页 |
·相位插值器 | 第38-44页 |
·相位插值器工作原理 | 第38-39页 |
·传统相位插值器的结构 | 第39-41页 |
·本论文所设计的相位插值器的结构 | 第41-44页 |
·CDR数字部分设计 | 第44-51页 |
·Bang-Bang型鉴相器 | 第45-48页 |
·投票表决电路 | 第48-49页 |
·相位插值器控制信号产生电路 | 第49-51页 |
·小结 | 第51-52页 |
第5章 CDR电路仿真 | 第52-60页 |
·相位插值器仿真 | 第52-55页 |
·CDR数字部分仿真 | 第55-57页 |
·CDR整体仿真 | 第57-59页 |
·小结 | 第59-60页 |
结论 | 第60-61页 |
参考文献 | 第61-65页 |
攻读硕士期间的研究成果 | 第65-66页 |
致谢 | 第66页 |