摘要 | 第1-4页 |
ABSTRACT | 第4-5页 |
目录 | 第5-7页 |
第一章 引言 | 第7-11页 |
1.1 国外相关领域的发展概况 | 第7-8页 |
1.2 国内相关领域的发展状况 | 第8-9页 |
1.3 本论文的研究意义和研究内容 | 第9页 |
1.4 本论文的组织结构 | 第9-11页 |
第二章 CMOS图像传感器简介 | 第11-23页 |
2.1 CMOS图像传感器的发展过程 | 第11-13页 |
2.1.1 MOS像感器 | 第11页 |
2.1.2 无源像素CMOS图像传感器 | 第11-12页 |
2.1.3 有源像素CMOS图像传感器 | 第12-13页 |
2.1.4 数字像素CMOS图像传感器 | 第13页 |
2.2 CMOS图像传感器的基本原理 | 第13-16页 |
2.2.1 像素单元阵列 | 第13-14页 |
2.2.2 CMOS图像传感器辅助电路 | 第14页 |
2.2.3 CMOS图像传感器的工作流程 | 第14-16页 |
2.3 CMOS图像传感器与CCD的比较 | 第16-18页 |
2.4 CMOS图像传感器的性能指标 | 第18-23页 |
第三章 CMOS图像传感器IBIS5-A-1300 | 第23-37页 |
3.1 IBIS5-A-1300的主要特点 | 第23-26页 |
3.2 IBIS5-A-1300的结构 | 第26-28页 |
3.2.1 芯片结构 | 第26页 |
3.2.2 像素单元结构 | 第26-27页 |
3.2.3 成像核心的操作和相关信号 | 第27-28页 |
3.3 IBIS5-A-1300的两种快门模式 | 第28-31页 |
3.3.1 卷帘快门 | 第28-29页 |
3.3.2 同步快门 | 第29-30页 |
3.3.3 两种快门操作的电压要求 | 第30-31页 |
3.4 IBIS5-A-1300的内部序列发生器和寄存器 | 第31页 |
3.5 IBIS5-A-1300的工作时序及分析 | 第31-37页 |
第四章 IBIS5-A-1300的时序设计 | 第37-52页 |
4.1 CMOS图像传感器时序的FPGA实现 | 第37-40页 |
4.1.1 FPGA的实现原理 | 第37-39页 |
4.1.2 FPGA的开发环境和设计语言 | 第39-40页 |
4.2 CMOS图像传感器时序的设计流程 | 第40-51页 |
4.2.1 功能模块的划分 | 第41页 |
4.2.2 用有限状态机实现sensor_shutter模块 | 第41-45页 |
4.2.3 sensor_init模块的实现 | 第45页 |
4.2.4 sensor_interface模块的实现 | 第45-48页 |
4.2.5 顶层设计 | 第48-51页 |
4.3 时序设计结果分析 | 第51-52页 |
第五章 硬件电路设计与实现 | 第52-63页 |
5.1 总体方案及系统性能特点 | 第52-53页 |
5.2 前端成像部分 | 第53-55页 |
5.3 后端控制与电源部分 | 第55-62页 |
5.3.1 FPGA和PROM | 第55-56页 |
5.3.2 电源部分 | 第56-60页 |
5.3.3 复位和下载选择模式部分 | 第60-61页 |
5.3.4 测试端口和JTAG下载端口 | 第61-62页 |
5.4 显示部分 | 第62-63页 |
第六章 实验过程及结果 | 第63-68页 |
6.1 实验设备 | 第63-64页 |
6.2 实验过程 | 第64-65页 |
6.3 实验结果及分析 | 第65-68页 |
第七章 总结与展望 | 第68-70页 |
参考文献 | 第70-73页 |
发表文章目录 | 第73-74页 |
致谢 | 第74-75页 |
附录 | 第75-85页 |
附录一:IBIS5-A-1300的内部序列发生器和寄存器介绍 | 第75-80页 |
附录二:时序设计的VHDL源代码 | 第80-85页 |