摘要 | 第1-6页 |
Abstract | 第6-10页 |
第一章 绪论 | 第10-12页 |
·课题来源 | 第10页 |
·国内外发展状况 | 第10-11页 |
·课题的目的和意义 | 第11-12页 |
第二章 莫尔条纹细分方法研究 | 第12-20页 |
·莫尔条纹原理 | 第12-14页 |
·细分的主要方法 | 第14-16页 |
·三角波细分法 | 第14-15页 |
·正切量化细分法 | 第15页 |
·正余弦结合细分法 | 第15页 |
·传统的锁相倍频细分法 | 第15-16页 |
·拟采用的细分方法 | 第16-19页 |
·本章小结 | 第19-20页 |
第三章 硬件系统的设计 | 第20-31页 |
·莫尔条纹信号处理电路设计 | 第20-25页 |
·测量放大器 | 第20-21页 |
·相位调制 | 第21-22页 |
·抗混叠滤波器 | 第22-23页 |
·MAX1304 | 第23-24页 |
·继电器驱动 | 第24-25页 |
·FPGA 最小系统 | 第25-29页 |
·电源电路 | 第25-27页 |
·复位电路 | 第27页 |
·时钟电路 | 第27-28页 |
·EPCS 和 JTAG | 第28页 |
·SDRAM 和FLASH | 第28-29页 |
·键盘显示和232 通信 | 第29-30页 |
·本章小结 | 第30-31页 |
第四章 FPGA的Verilog设计 | 第31-61页 |
·Verilog 和FPGA 简介 | 第31-34页 |
·Verilog 简介 | 第31-32页 |
·FPGA 简介 | 第32-34页 |
·FIR 滤波器设计 | 第34-43页 |
·设计思想 | 第35页 |
·部分串行FIR 滤波器实现方法 | 第35-40页 |
·FIR 滤波器系数计算及量化 | 第40-41页 |
·编程与仿真 | 第41-43页 |
·过零点的预测 | 第43页 |
·细分模块设计 | 第43-54页 |
·时钟模块 | 第43-44页 |
·复位模块 | 第44页 |
·测整周期模块 | 第44-46页 |
·小数分频模块 | 第46-54页 |
·输出模块 | 第54页 |
·驱动模块设计 | 第54-57页 |
·磨削值寄存模块 | 第54-56页 |
·比较模块 | 第56-57页 |
·UART 模块设计 | 第57-59页 |
·本章小结 | 第59-61页 |
第五章 NiosⅡ软件系统的设计 | 第61-68页 |
·NiosⅡ 简介 | 第61-64页 |
·使用SOPC Builder 创建Nios Ⅱ 系统 | 第64-65页 |
·CH451 键盘显示 | 第65-67页 |
·与FPGA 内部通信部分设计 | 第65页 |
·CH451 接口及编程 | 第65-67页 |
·本章小结 | 第67-68页 |
第六章 整机调试 | 第68-72页 |
·模拟部分调试 | 第68-70页 |
·数字部分调试 | 第70页 |
·实物图 | 第70-71页 |
·本章小结 | 第71-72页 |
第七章 结论 | 第72-73页 |
参考文献 | 第73-75页 |
附录部分键盘显示程序 | 第75-81页 |
在学研究成果 | 第81-82页 |
致谢 | 第82页 |