摘要 | 第2-3页 |
Abstract | 第3页 |
1 绪论 | 第6-12页 |
1.1 课题背景及研究意义 | 第6-7页 |
1.2 列车数字广播系统简介 | 第7-8页 |
1.3 列车通信网络发展概况 | 第8-9页 |
1.4 HomePlug电力线载波技术简介 | 第9-11页 |
1.5 课题研究内容及论文结构 | 第11-12页 |
2 数字广播控制器硬件需求分析与总体设计 | 第12-23页 |
2.1 数字广播控制器需求分析 | 第12-13页 |
2.2 数字广播控制器总体设计 | 第13-22页 |
2.2.1 方案设计 | 第13-14页 |
2.2.2 主要器件选型 | 第14-21页 |
2.2.3 控制器整体结构及功能实现 | 第21-22页 |
2.3 设计难点 | 第22页 |
2.4 本章小结 | 第22-23页 |
3 数字广播控制器的硬件电路原理图设计 | 第23-42页 |
3.1 主控制模块电路设计 | 第23-28页 |
3.1.1 主控芯片电源配置 | 第23-24页 |
3.1.2 启动电路 | 第24-26页 |
3.1.3 复位电路 | 第26-28页 |
3.2 通信模块电路设计 | 第28-38页 |
3.2.1 HomePlug电力线载波网络子模块电路设计 | 第29-33页 |
3.2.2 以太网子模块电路设计 | 第33-35页 |
3.2.3 MVB子模块电路设计 | 第35-36页 |
3.2.4 USB子模块电路设计 | 第36-37页 |
3.2.5 RS232子模块电路设计 | 第37-38页 |
3.3 电源模块电路设计 | 第38-41页 |
3.4 本章小结 | 第41-42页 |
4 PCB设计与实现 | 第42-56页 |
4.1 PCB设计与信号完整性 | 第42-43页 |
4.2 PCB设计与电磁兼容 | 第43-44页 |
4.3 PCB叠层设计 | 第44-45页 |
4.4 PCB布局 | 第45-46页 |
4.5 PCB布线 | 第46-55页 |
4.5.1 阻抗控制 | 第47页 |
4.5.2 DDR3布线 | 第47-54页 |
4.5.3 千兆以太网布线 | 第54-55页 |
4.6 PCB实现与结构验证 | 第55页 |
4.7 本章小结 | 第55-56页 |
5 板卡的硬件测试 | 第56-70页 |
5.1 板卡基本硬件测试 | 第56-60页 |
5.2 板卡功能测试 | 第60-68页 |
5.2.1 HomePlug电力线载波网络测试 | 第61-62页 |
5.2.2 以太网测试 | 第62-64页 |
5.2.3 MVB网络测试 | 第64-65页 |
5.2.4 USB测试 | 第65-67页 |
5.2.5 实时时钟测试 | 第67-68页 |
5.3 板卡性能测试 | 第68-69页 |
5.4 本章小结 | 第69-70页 |
结论 | 第70-71页 |
参考文献 | 第71-74页 |
攻读硕士学位期间取得的研究成果 | 第74-75页 |
致谢 | 第75-77页 |