基于UVM的网络数据包解析器的验证研究
摘要 | 第5-6页 |
Abstract | 第6-7页 |
第一章 引言 | 第15-20页 |
1.1 研究背景 | 第15-16页 |
1.2 国内外研究动态 | 第16-18页 |
1.3 本文研究内容及组织结构 | 第18-20页 |
第二章 UVM验证方法学 | 第20-34页 |
2.1 功能验证概述 | 第20-24页 |
2.1.1 功能验证技术 | 第21-23页 |
2.1.2 SystemVerilog概述 | 第23-24页 |
2.2 UVM验证方法学概述 | 第24-33页 |
2.2.1 UVM验证方法学的特点 | 第24-32页 |
2.2.2 UVM标准库介绍 | 第32-33页 |
2.3 本章小结 | 第33-34页 |
第三章 网络数据包解析器的功能分析及系统验证方案 | 第34-41页 |
3.1 网络数据包解析器 | 第34-36页 |
3.1.1 功能分析 | 第34-35页 |
3.1.2 接.描述 | 第35-36页 |
3.2 系统验证方案 | 第36-40页 |
3.2.1 功能验证点列写 | 第36-37页 |
3.2.2 验证计划 | 第37页 |
3.2.3 验证执行流程 | 第37-39页 |
3.2.4 验证所需的平台环境 | 第39-40页 |
3.3 本章小结 | 第40-41页 |
第四章 UVM验证平台的构建实现 | 第41-64页 |
4.1 事务数据 | 第41-42页 |
4.2 序列组件的设计 | 第42-50页 |
4.2.1 序列数据帧的分类 | 第44-47页 |
4.2.2 外部激励发生器 | 第47-50页 |
4.3 代理组件的设计 | 第50-56页 |
4.3.1 数据帧的驱动 | 第51-54页 |
4.3.2 解析结果的监测收集 | 第54-55页 |
4.3.3 覆盖率的收集 | 第55-56页 |
4.4 参考模型组件的设计 | 第56-59页 |
4.4.1 数据帧的获取 | 第56-57页 |
4.4.2 数据帧的解析 | 第57-59页 |
4.4.3 解析结果的发送 | 第59页 |
4.5 记分板组件的设计 | 第59-61页 |
4.6 其他组件的设计 | 第61-63页 |
4.6.1 接.组件的设计 | 第61页 |
4.6.2 子环境组件的设计 | 第61-62页 |
4.6.3 顶层模块设计 | 第62-63页 |
4.7 本章小结 | 第63-64页 |
第五章 UVM验证平台的测试与性能分析 | 第64-79页 |
5.1 测试用例分析 | 第64-66页 |
5.1.1 定向测试用例分析 | 第64-65页 |
5.1.2 随机测试用例分析 | 第65-66页 |
5.2 验证平台仿真结果分析 | 第66-69页 |
5.3 验证完备性分析 | 第69-78页 |
5.3.1 代码覆盖率 | 第69-72页 |
5.3.2 功能覆盖率 | 第72-78页 |
5.3.3 覆盖率分析总结 | 第78页 |
5.4 验证平台的可重用性分析 | 第78页 |
5.5 本章小结 | 第78-79页 |
第六章 总结与展望 | 第79-81页 |
6.1 总结 | 第79-80页 |
6.2 展望 | 第80-81页 |
致谢 | 第81-82页 |
参考文献 | 第82-85页 |
个人简历及攻读硕士学位期间的研究成果 | 第85-86页 |