摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第10-12页 |
1.1 课题研究背景和意义 | 第10页 |
1.2 课题研究内容 | 第10页 |
1.3 论文结构和各章节安排 | 第10-12页 |
第二章 主要技术综述 | 第12-22页 |
2.1 FPGA技术简介 | 第12-17页 |
2.2 应答器传输系统介绍 | 第17-18页 |
2.3 国内外研究现状 | 第18-22页 |
第三章 BEPT系统方案设计 | 第22-40页 |
3.1 硬件系统方案 | 第22-31页 |
3.1.1 硬件电路整体设计框架 | 第22-23页 |
3.1.2 ADC采样电路 | 第23-24页 |
3.1.3 电源电路 | 第24-25页 |
3.1.4 4M接收滤波放大 | 第25-27页 |
3.1.5 27M和9M信号的放大电路 | 第27-28页 |
3.1.6 FPGA相关电路 | 第28-30页 |
3.1.7 其他电路 | 第30-31页 |
3.1.8 硬件功耗分析 | 第31页 |
3.2 软件系统方案 | 第31-39页 |
3.2.1 软件整体架构 | 第31-33页 |
3.2.2 通信接口和指令解析 | 第33-37页 |
3.2.3 上行链路 | 第37-38页 |
3.2.4 下行链路 | 第38-39页 |
3.3 本章小结 | 第39-40页 |
第四章 FSK解调算法和OOK调制算法的设计与验证 | 第40-60页 |
4.1 FSK解调算法 | 第40-55页 |
4.1.1 FSK概念和参数 | 第40-43页 |
4.1.2 常见FSK解调算法分析 | 第43-45页 |
4.1.3 本系统解调算法 | 第45-55页 |
4.2 OOK调制算法 | 第55-58页 |
4.3 本章小结 | 第58-60页 |
第五章 BEPT综合测试 | 第60-68页 |
5.1 时序约束 | 第60-61页 |
5.2 程序综合结果 | 第61-62页 |
5.3 关键信号在线测试 | 第62-64页 |
5.4 功能展示 | 第64-66页 |
5.5 本章小结 | 第66-68页 |
第六章 总结与展望 | 第68-70页 |
参考文献 | 第70-74页 |
致谢 | 第74-76页 |
攻读学位期间取得的研究成果 | 第76页 |