摘要 | 第4-5页 |
Abstract | 第5页 |
第1章 绪论 | 第6-9页 |
1.1 课题背景 | 第6-7页 |
1.2 本文内容与贡献 | 第7页 |
1.3 本文结构 | 第7-9页 |
第2章 物理设计流程 | 第9-25页 |
2.1 超大规模集成电路物理设计流程 | 第10-23页 |
2.1.1 Floorplan(布图规划) | 第10-15页 |
2.1.2 Placement(布局) | 第15-18页 |
2.1.3 Clock tree synthesis(时钟树综合) | 第18-21页 |
2.1.4 Routing(布线) | 第21-23页 |
2.2 CMOS图像传感器版图特点 | 第23-24页 |
2.3 本章小结 | 第24-25页 |
第3章 2 Mega CMOS图像传感器芯片数字部分物理实现 | 第25-56页 |
3.1 Data setup(数据准备) | 第25-27页 |
3.2 Floorplan | 第27-33页 |
3.3 Placement | 第33-42页 |
3.4 Clock tree synthesis | 第42-49页 |
3.5 Routing | 第49-53页 |
3.6 DFM与stream out | 第53-54页 |
3.7 本章小结 | 第54-56页 |
第4章 DRC/LVS与形式验证 | 第56-61页 |
4.1 DRC/LVS | 第56-58页 |
4.2 形式验证 | 第58-61页 |
第5章 总结与展望 | 第61-62页 |
参考文献 | 第62-64页 |
致谢 | 第64-65页 |