HART多路复用器研究及其相关软件设计
| 摘要 | 第1-6页 |
| Abstract | 第6-9页 |
| 第1章 绪论 | 第9-14页 |
| ·开发背景 | 第9-10页 |
| ·开发目的及意义 | 第10-11页 |
| ·文献分析与设计目标 | 第11-13页 |
| ·本文内容安排 | 第13-14页 |
| 第2章 相关技术介绍与研究 | 第14-23页 |
| ·HART通信协议 | 第14-17页 |
| ·HART协议特点 | 第14-15页 |
| ·物理层 | 第15页 |
| ·数据链路层 | 第15-16页 |
| ·应用层 | 第16页 |
| ·HART帧格式 | 第16-17页 |
| ·模拟与HART数字信号分离 | 第17-18页 |
| ·HART智能仪表的组成原理 | 第18-19页 |
| ·A/D技术 | 第19-20页 |
| ·数字滤波技术 | 第20-21页 |
| ·μC/OS-Ⅱ简介 | 第21页 |
| ·HART OPC Server简介 | 第21-22页 |
| ·OPC技术简介 | 第21页 |
| ·OPC技术优点 | 第21-22页 |
| ·本章小结 | 第22-23页 |
| 第3章 系统硬件设计 | 第23-30页 |
| ·硬件概述 | 第23页 |
| ·硬件总体方案 | 第23页 |
| ·模拟板卡设计 | 第23-27页 |
| ·通道选择模块 | 第24-25页 |
| ·信号调理模块 | 第25-26页 |
| ·A/D模块 | 第26-27页 |
| ·RS485模块 | 第27页 |
| ·数字板卡设计 | 第27-29页 |
| ·MCU模块 | 第27-28页 |
| ·JTAG模块 | 第28-29页 |
| ·RAM模块 | 第29页 |
| ·本章小结 | 第29-30页 |
| 第4章 系统软件设计 | 第30-57页 |
| ·软件需求分析 | 第30页 |
| ·软件设计思想 | 第30-32页 |
| ·测量 | 第32-35页 |
| ·校准 | 第35-38页 |
| ·通信 | 第38-51页 |
| ·通信接口的设计 | 第38-40页 |
| ·RS485通信设计 | 第40-45页 |
| ·应用层通信设计 | 第45-50页 |
| ·上位机通信设计 | 第50-51页 |
| ·组态 | 第51-52页 |
| ·μC/OS-Ⅱ任务设计 | 第52-54页 |
| ·μC/OS-Ⅱ系统移植 | 第54-56页 |
| ·移植条件 | 第54页 |
| ·移植过程 | 第54-56页 |
| ·本章小结 | 第56-57页 |
| 第5章 系统调试 | 第57-61页 |
| ·调试方法 | 第57页 |
| ·调试内容 | 第57页 |
| ·调试结果 | 第57-60页 |
| ·本章小结 | 第60-61页 |
| 第6章 总结 | 第61-62页 |
| 参考文献 | 第62-65页 |
| 致谢 | 第65页 |