第一章 绪论 | 第1-24页 |
·研究背景 | 第9-17页 |
·单元库的设计与开发 | 第10-12页 |
·存储器概况 | 第12-14页 |
·深亚微米工艺下互连线的寄生参数 | 第14-16页 |
·建库工作的现状 | 第16-17页 |
·本文的研究工作 | 第17-23页 |
·研究意义 | 第17-21页 |
·研究内容 | 第21-23页 |
·论文章节安排 | 第23-24页 |
第二章 逻辑参数和建模流程 | 第24-40页 |
·逻辑参数定义 | 第24-34页 |
·传输时延 | 第25-28页 |
·Minimum Setup Time/Minimum Hold Time | 第28-29页 |
·Minimum Recovery Time/Minimum Removal Time | 第29-34页 |
·逻辑参数提取和建模流程 | 第34-39页 |
·单元逻辑参数提取和建模流程 | 第34-36页 |
·存储器逻辑参数提取和建模流程 | 第36-39页 |
·本章小结 | 第39-40页 |
第三章 逻辑参数提取激励波形生成 | 第40-56页 |
·单元逻辑激励波形生成 | 第40-46页 |
·组合电路激励波形的生成 | 第40-43页 |
·时序电路激励波形的生成 | 第43-46页 |
·存储器逻辑激励波形生成算法 | 第46-52页 |
·建立时间激励波形生成算法 | 第46-49页 |
·最小脉宽激励波形生成算法 | 第49-50页 |
·Recovery Time/Remove Time激励波形生成算法 | 第50-52页 |
·应用实例 | 第52-54页 |
·本章小结 | 第54-56页 |
第四章 存储器电路简化 | 第56-81页 |
·存储器电路结构 | 第56-61页 |
·存储器的基本组成 | 第57-59页 |
·存储器的工作原理 | 第59-61页 |
·晶体管电路简化 | 第61-71页 |
·常用的电路简化方法 | 第61-63页 |
·本文的电路简化方法 | 第63-70页 |
·存储单元阵列电路简化 | 第66-69页 |
·外围电路简化 | 第69-70页 |
·实验结果 | 第70-71页 |
·RC/RCL网络约简 | 第71-80页 |
·RC/RCL传输线的矩模型 | 第72-74页 |
·矩计算 | 第74-78页 |
·矩匹配 | 第78-79页 |
·存储器RC/RCL网络约简 | 第79-80页 |
·本章小结 | 第80-81页 |
第五章 逻辑参数提取及优化 | 第81-98页 |
·逻辑参数提取测试电路构造 | 第81-85页 |
·采样点偏离现象分析 | 第82-84页 |
·电压控制电压源的输入信号控制方法 | 第84-85页 |
·存储器子电路提取 | 第85-90页 |
·开关级模型 | 第85-88页 |
·基于开关级模型的子电路提取方法 | 第88-90页 |
·参数提取及参数曲面压缩 | 第90-97页 |
·参数表生成 | 第91-92页 |
·参数曲面压缩算法 | 第92-97页 |
·问题描述及分析 | 第92-94页 |
·算法设计 | 第94-95页 |
·实验结果 | 第95-97页 |
·本章小结 | 第97-98页 |
第六章 结论与展望 | 第98-101页 |
·工作总结 | 第98-100页 |
·展望 | 第100-101页 |
参考文献 | 第101-108页 |
攻读博士期间发表或录用的论文 | 第108-109页 |
致谢 | 第109页 |