首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

无线片上网络中拥塞控制和低功耗设计研究

致谢第7-8页
摘要第8-9页
ABSTRACT第9-10页
第一章 绪论第15-25页
    1.1 无线片上网络研究背景第15-21页
        1.1.1 WiNoC的引出及其发展第15-16页
        1.1.2 WiNoC相关介绍第16-21页
    1.2 WiNoC拥塞问题及研究现状第21-22页
    1.3 WiNoC功耗问题及研究现状第22-23页
    1.4 本文主要研究内容第23-24页
    1.5 论文结构第24-25页
第二章 WINOC通讯架构第25-33页
    2.1 WiNoC通讯架构概述第25-26页
    2.2 片上路由器及片上路由第26-32页
        2.2.1 传统虫孔路由器第26-27页
        2.2.2 传统VC路由器与VOQ路由器第27-30页
        2.2.3 无线路由器第30-31页
        2.2.4 VC路由器数据流水阶段第31-32页
    2.3 本章小结第32-33页
第三章 针对WINOC中无线路由节点处拥塞缓解问题研究第33-48页
    3.1 问题的引入第33-34页
    3.2 WINoC架构第34-38页
        3.2.1 拓扑结构第34页
        3.2.2 无线路由器结构与转弯限制机制第34-38页
    3.3 路由机制第38-40页
        3.3.1 路由策略第38-39页
        3.3.2 数据包格式与流水分析第39-40页
    3.4 死锁避免第40-41页
    3.5 实验第41-46页
        3.5.1 实验的建立第41-42页
        3.5.2 性能评估第42-45页
        3.5.3 开销评估第45-46页
    3.6 本章小结第46-48页
第四章 基于功率门控的WINOC低功耗设计第48-59页
    4.1 问题的引入第48-49页
    4.2 动态MAC机制第49-51页
        4.2.1 动态MAC机制的引入第49-50页
        4.2.2 MAC机制的动态转换第50-51页
    4.3 动态功率门控第51-54页
        4.3.1 CSMA下的功率门控第51-52页
        4.3.2 Token下的功率门控第52-54页
    4.4 功率门控控制器第54-55页
    4.5 实验与分析第55-58页
        4.5.1 实验参数第55页
        4.5.2 功率门控的影响与功率门控开销第55-56页
        4.5.3 能耗分析第56-58页
    4.6 本章小结第58-59页
第五章 总结与展望第59-61页
    5.1 论文工作总结第59-60页
    5.2 对未来工作的展望第60-61页
参考文献第61-65页
攻读硕士学位期间的学术活动及成果情况第65-66页

论文共66页,点击 下载论文
上一篇:(100)β-Ga2O3肖特基势垒二极管的制备及其电学特性研究
下一篇:基于对角线冗余和信号时延的硅通孔容错设计