基于DM368的列车紧急对讲单元硬件设计与实现
摘要 | 第4-5页 |
Abstract | 第5页 |
1 绪论 | 第8-12页 |
1.1 列车通信网络发展概况 | 第8页 |
1.2 相关技术发展背景 | 第8-10页 |
1.2.1 以太网发展介绍 | 第8-9页 |
1.2.2 音频数字化原理介绍 | 第9页 |
1.2.3 视频编码标准介绍 | 第9-10页 |
1.3 课题内容及研究意义 | 第10-11页 |
1.4 研究内容及结构 | 第11-12页 |
2 列车紧急对讲单元需求分析与整体设计 | 第12-22页 |
2.1 列车紧急对讲单元需求分析 | 第12-13页 |
2.2 列车紧急对讲单元总体设计 | 第13-21页 |
2.2.1 设计方案的选取 | 第13-14页 |
2.2.2 关键器件的选型 | 第14-19页 |
2.2.3 整体结构框图 | 第19-21页 |
2.3 本章小结 | 第21-22页 |
3 列车紧急对讲单元原理图设计与实现 | 第22-39页 |
3.1 DM368+FPGA控制模块设计 | 第22-27页 |
3.1.1 存储电路设计 | 第22-25页 |
3.1.2 启动控制和调试等电路 | 第25-27页 |
3.2 音频模块设计 | 第27-30页 |
3.2.1 音频编解码部分电路设计 | 第27-28页 |
3.2.2 功放部分电路设计 | 第28-30页 |
3.3 视频模块设计 | 第30-31页 |
3.4 以太网模块设计 | 第31-34页 |
3.4.1 KSZ8863电路设计 | 第32-33页 |
3.4.2 Bypass电路设计 | 第33-34页 |
3.5 电源模块设计 | 第34-36页 |
3.5.1 24V转12V电源模块电路设计 | 第34-35页 |
3.5.2 开关电源LT3692电路设计 | 第35-36页 |
3.6 紧急按键指示灯模块设计 | 第36-38页 |
3.6.1 按键电路 | 第36-37页 |
3.6.2 指示灯电路 | 第37-38页 |
3.7 本章小结 | 第38-39页 |
4 PCB设计与实现 | 第39-49页 |
4.1 信号完整性和电磁兼容性 | 第39-40页 |
4.1.1 信号完整性 | 第39-40页 |
4.1.2 电磁兼容性 | 第40页 |
4.2 PCB叠层选取 | 第40-41页 |
4.3 PCB布局 | 第41-42页 |
4.4 PCB布线 | 第42-48页 |
4.4.1 DDR2布线 | 第43-47页 |
4.4.2 以太网布线 | 第47-48页 |
4.5 PCB面向生产的设计 | 第48页 |
4.6 本章小结 | 第48-49页 |
5 调试与验证 | 第49-57页 |
5.1 板卡硬件测试 | 第49-51页 |
5.2 功能测试 | 第51-56页 |
5.3 本章小结 | 第56-57页 |
总结 | 第57-58页 |
参考文献 | 第58-60页 |
致谢 | 第60-61页 |