首页--工业技术论文--无线电电子学、电信技术论文--通信论文--通信理论论文--相位锁定、锁相技术论文

CMOS集成可编程电荷泵锁相环的研究与设计

摘要第5-6页
Abstract第6页
第1章 绪论第9-14页
    1.1 锁相环的发展史和国内外发展现状第9-10页
    1.2 课题研究与设计的目的和意义第10-12页
    1.3 锁相环在工程设计中的应用第12页
    1.4 论文组织第12-14页
第2章 锁相环的工作原理第14-25页
    2.1 锁相环的基本结构第14-15页
    2.2 锁相环中的各个基本模块第15-24页
        2.2.1 鉴相器(PD)第15-20页
        2.2.2 环路滤波器(LPF)第20-22页
        2.2.3 压控振荡器(VCO)第22-23页
        2.2.4 电荷泵(CP)第23-24页
    2.3 本章小结第24-25页
第3章 锁相环的各项性能指标第25-32页
    3.1 锁相环的性能指标第25-26页
        3.1.1 捕获频率范围第25页
        3.1.2 锁定时间第25页
        3.1.3 同步范围第25-26页
        3.1.4 拉出范围第26页
        3.1.5 相位噪声与抖动第26页
        3.1.6 面积和功耗第26页
    3.2 锁相环电路各模块的性能指标第26-31页
        3.2.1 鉴相器(PFD)的性能指标第26-28页
        3.2.2 电荷泵的非理想因素对系统性能的影响第28-30页
        3.2.3 压控振荡器的性能指标第30-31页
    3.3 本章小结第31-32页
第4章 锁相环电路系统的设计第32-49页
    4.1 锁相环电路设计指标及MOS管参数的确定第32-33页
    4.2 锁相环电路系统架构设计第33-36页
    4.3 鉴频鉴相器(PFD)的设计第36-39页
        4.3.1 几种常见的鉴频鉴相器第36-38页
        4.3.2 本文锁相环中PFD的设计第38-39页
    4.4 电荷泵(CP)的设计第39-43页
    4.5 滤波器(LPF)的设计第43-44页
    4.6 压控振荡器(VCO)的设计第44-47页
    4.7 分频器(Frequence Divider)的设计第47-48页
    4.8 本章小结第48-49页
第5章 锁相环的仿真与测试第49-60页
    5.1 鉴频鉴相器的(PFD)的性能仿真第49-51页
    5.2 电流可编程电荷泵(CP)的性能仿真第51-53页
    5.3 压控振荡器(VCO)的性能仿真第53-54页
    5.4 分频器(Frequence Divider)的参数仿真第54页
    5.5 锁相环系统的参数性能仿真第54-59页
        5.5.1 锁相环系统输入/输出信号的仿真第55-57页
        5.5.2 锁相环系统锁相过程内部信号的仿真第57-59页
    5.6 本章小结第59-60页
第6章 结语第60-61页
参考文献第61-64页
附录第64-67页
致谢第67页

论文共67页,点击 下载论文
上一篇:基于FPGA的SOC设计与验证
下一篇:基于RPCA的Chirp信号参数估计研究