可校准实时时钟芯片的研究和设计
摘要 | 第1-5页 |
Abstract | 第5-7页 |
1 绪论 | 第7-10页 |
·课题研究背景概述 | 第7-8页 |
·研究的目的和意义 | 第8-9页 |
·论文结构安排 | 第9-10页 |
2 基于I~2C 接口的体系结构设计 | 第10-16页 |
·RTC 的基本架构 | 第10-11页 |
·I~2C 接口的架构分析 | 第11-12页 |
·基于I~2C 接口的模块设计 | 第12-15页 |
·小结 | 第15-16页 |
3 校准算法和实现 | 第16-23页 |
·晶体振荡器的频率漂移 | 第16-17页 |
·自校准原理概述 | 第17-18页 |
·实时时钟数字校准原理 | 第18-19页 |
·校准电路的设计 | 第19-20页 |
·电路的仿真及分析 | 第20-22页 |
·模拟校准概述 | 第22页 |
·小结 | 第22-23页 |
4 RTC 的模块及异步接口设计 | 第23-35页 |
·多时钟域的设计原理 | 第23-26页 |
·RTC 的时钟域接口的异步设计 | 第26-28页 |
·I~2C 接口模块的设计 | 第28-31页 |
·芯片内部模块的设计 | 第31-34页 |
·小结 | 第34-35页 |
5 芯片的验证和后端设计 | 第35-51页 |
·验证的基本概念 | 第35-39页 |
·综合及验证 | 第39-43页 |
·实时时钟芯片的版图设计 | 第43-48页 |
·芯片的全局仿真和分析 | 第48-50页 |
·小结 | 第50-51页 |
6 总结 | 第51-53页 |
致谢 | 第53-54页 |
参考文献 | 第54-57页 |
附录1 本人攻读硕士期间参与的项目 | 第57页 |
附录2 RTC 代码验证附图 | 第57页 |