基于RSA和Eflash的安全SOC设计
致谢 | 第1-5页 |
摘要 | 第5-6页 |
Abstract | 第6-9页 |
1 引言 | 第9-15页 |
·本文研究的背景和意义 | 第9-11页 |
·安全SoC | 第11-13页 |
·加解密算法 | 第11-12页 |
·数据安全 | 第12-13页 |
·国内外的研究现状 | 第13-14页 |
·本文的内容及章节安排 | 第14-15页 |
2 AMBA简介 | 第15-25页 |
·AMBAAHB | 第16-23页 |
·AHB传输 | 第17-19页 |
·AHB主机 | 第19-20页 |
·AHB从机 | 第20页 |
·AHB仲裁器 | 第20-22页 |
·AHB译码器 | 第22-23页 |
·AMBAAPB | 第23-24页 |
·本章小结 | 第24-25页 |
3 ARES的整体架构 | 第25-37页 |
·设计平台 | 第25-26页 |
·ARES的架构框图 | 第26-27页 |
·AHB总线矩阵 | 第27-29页 |
·嵌入式CPU | 第29-30页 |
·地址空间分配 | 第30-31页 |
·嵌入式存储器 | 第31-34页 |
·SMS | 第32-34页 |
·功耗管理 | 第34-36页 |
·本章小结 | 第36-37页 |
4 高速可配RSA加速器设计 | 第37-56页 |
·RSA算法简介 | 第37-38页 |
·安全性及证明 | 第38-39页 |
·蒙哥马利算法 | 第39-42页 |
·MMM算法描述 | 第40-41页 |
·MMM-64算法 | 第41页 |
·基于MMM算法的RSA运算 | 第41-42页 |
·VLSI实现 | 第42-53页 |
·RSA加速器整体架构 | 第43-44页 |
·AHB接口及寄存器组 | 第44页 |
·模乘器流水结构 | 第44-46页 |
·控制器 | 第46-48页 |
·存储结构 | 第48-50页 |
·低功耗设计 | 第50-53页 |
·性能比较 | 第53-54页 |
·本章小结 | 第54-56页 |
5 Eflash控制器设计及安全机制 | 第56-71页 |
·嵌入式NVM简介 | 第56页 |
·Eflash控制器设计 | 第56-62页 |
·Eflash的接口及时序分析 | 第57-60页 |
·控制器设计 | 第60-61页 |
·仿真波形 | 第61-62页 |
·安全机制设计 | 第62-69页 |
·JTAG简介 | 第62-65页 |
·JTAG安全控制 | 第65-67页 |
·在线升级安全控制 | 第67-69页 |
·本章小结 | 第69-71页 |
6 总结与展望 | 第71-73页 |
·论文研究工作总结 | 第71-72页 |
·未来工作展望 | 第72-73页 |
参考文献 | 第73-76页 |
作者简历及在学习期间取得的科研成果 | 第76页 |