首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

基于65nm工艺的高性能音频∑△模数转换器的研究与实现

致谢第1-5页
摘要第5-7页
Abstract第7-9页
缩略词表第9-11页
目录第11-14页
1 绪论第14-20页
   ·课题背景及意义第14-16页
   ·Σ△模数转换器的发展与现状第16-17页
   ·本论文的主要工作第17-18页
   ·论文的组织结构第18-20页
2 模数转换器技术第20-34页
   ·ADC的主要性能参数第20-24页
     ·静态特性第20-22页
     ·动态特性第22-24页
   ·Σ△ADC原理第24-25页
   ·∑△调制器的基本原理(过采样,噪声整形)第25-29页
     ·过采样技术第25-27页
     ·噪声整形技术第27-29页
   ·∑△调制器的结构第29-33页
     ·单环∑△调制器第29-30页
     ·级联∑△调制器第30-32页
     ·多位量化∑△调制器第32-33页
   ·本章小结第33-34页
3 基于Matlab的ΣA调制器系统级设计第34-46页
   ·Σ△调制器的实现方式第34-35页
   ·调制器参数的确定第35-37页
     ·量化器位数的确定第35-36页
     ·调制器阶数的确定第36页
     ·调制器过采样率的确定第36-37页
   ·Σ△调制器的结构选择第37-38页
   ·系统设计中的非理性因素第38-42页
     ·时钟抖动第39页
     ·采样噪声和运放噪声第39-40页
     ·运放的直流增益、单位增益带宽、摆率、输出摆幅等非理想性第40-42页
   ·Σ△调制器的系数确定第42-44页
   ·本章小结第44-46页
4 Σ△调制器的电路实现第46-62页
   ·调制器的主体电路第46-48页
   ·积分器电路的设计第48-49页
   ·开关的设计第49-51页
   ·积分器中运放的设计第51-55页
     ·直流增益和输出摆幅分析第53页
     ·稳定性分析第53-54页
     ·噪声分析第54-55页
   ·比较器、时钟电路的设计第55-57页
   ·基准电压源的设计第57-59页
   ·调制器总体电路仿真结果第59-60页
   ·本章小结第60-62页
5 版图设计第62-70页
   ·版图级非理想性第62-66页
     ·寄生效应第62-64页
     ·艺偏差第64-65页
     ·衬底耦合噪声第65-66页
   ·元器件匹配第66-67页
   ·总体布局规划第67-68页
   ·本章小结第68-70页
6 数字部分的设计第70-84页
   ·数字抽取滤波器的设计第70-78页
     ·疏状滤波器的设计第71-73页
     ·半带滤波器的设计第73-78页
   ·数字校正的设计第78-80页
   ·SPI的设计第80-83页
   ·本章小结第83-84页
7 芯片的封装测试第84-96页
   ·芯片封装第84-87页
   ·芯片测试第87-95页
     ·测试方案第87-91页
     ·试结果及分析第91-94页
     ·测试结果总结第94-95页
   ·本章小结第95-96页
8 总结和展望第96-100页
   ·总结第96页
   ·展望第96-100页
参考文献第100-104页
作者简历及在学期间所取得的科研成果第104页
 作者简历第104页
 发表和录用的文章及专利第104页

论文共104页,点击 下载论文
上一篇:极低电压极低功耗的射频VCO及其预分频器设计研究与实现
下一篇:基于RSA和Eflash的安全SOC设计