硅基片上螺旋电感的仿真及其在实时延时线中的应用
摘要 | 第4-5页 |
Abstract | 第5页 |
第1章 绪论 | 第8-12页 |
1.1 研究背景 | 第8-9页 |
1.2 片上无源器件的应用 | 第9页 |
1.3 国内外研究现状 | 第9-10页 |
1.4 论文主要工作和设计指标 | 第10页 |
1.5 论文组织结构 | 第10-12页 |
第2章 片上螺旋电感的特性分析 | 第12-20页 |
2.1 片上螺旋电感的几何参数 | 第12页 |
2.2 片上螺旋电感的工艺参数 | 第12-13页 |
2.3 片上螺旋电感的性能指标 | 第13-14页 |
2.3.1 电感量 | 第13页 |
2.3.2 品质因数 | 第13-14页 |
2.3.3 自谐振频率 | 第14页 |
2.4 片上螺旋电感的损耗机制和高频效应 | 第14-18页 |
2.4.1 片上螺旋电感的损耗机制 | 第14-16页 |
2.4.2 片上螺旋电感的高频效应 | 第16-18页 |
2.5 本章小结 | 第18-20页 |
第3章 片上螺旋电感的仿真及优化 | 第20-30页 |
3.1 65nmCMOS工艺 | 第20-21页 |
3.2 片上螺旋电感的电磁场仿真 | 第21-26页 |
3.2.1 HFSS仿真软件设置 | 第21-23页 |
3.2.2 片上螺旋电感的HFSS仿真结果 | 第23-26页 |
3.3 片上螺旋电感的设计流程和优化规则 | 第26-28页 |
3.3.1 片上螺旋电感的设计流程 | 第26-27页 |
3.3.2 片上螺旋电感的优化规则 | 第27-28页 |
3.4 本章小结 | 第28-30页 |
第4章 片上螺旋电感在实时延时线中的应用 | 第30-44页 |
4.1 相控阵天线中的实时延时线 | 第30-31页 |
4.2 延时线分类 | 第31-32页 |
4.3 有源延时单元分析 | 第32-37页 |
4.3.1 传输门延时单元 | 第32-33页 |
4.3.2 CMOS反相器延时单元 | 第33-36页 |
4.3.3 CML/SCL延时单元 | 第36-37页 |
4.4 无源延时单元分析 | 第37-39页 |
4.4.1 传输线延时单元 | 第37-38页 |
4.4.2 常k-LC阶梯延时单元 | 第38-39页 |
4.5 模拟延时线电路设计 | 第39-43页 |
4.5.1 粗调节延时模块电路设计 | 第40-42页 |
4.5.2 细调节延时模块电路设计 | 第42-43页 |
4.6 本章小结 | 第43-44页 |
第5章 模拟延时线电路版图设计及仿真 | 第44-52页 |
5.1 版图设计基本流程 | 第44-45页 |
5.2 版图设计中的注意事项 | 第45-46页 |
5.2.1 版图的寄生和干扰 | 第45页 |
5.2.2 天线效应 | 第45页 |
5.2.3 闩锁效应 | 第45-46页 |
5.3 仿真结果 | 第46-51页 |
5.4 本章小结 | 第51-52页 |
第6章 总结与展望 | 第52-54页 |
6.1 总结 | 第52页 |
6.2 展望 | 第52-54页 |
参考文献 | 第54-58页 |
致谢 | 第58-60页 |
攻读硕士学位期间发表的论文 | 第60页 |