AIS信号接收解调算法研究与实现
摘要 | 第3-4页 |
Abstract | 第4页 |
1 绪论 | 第7-11页 |
1.1 课题背景及研究意义 | 第7-8页 |
1.1.1 AIS的背景及意义 | 第7页 |
1.1.2 星载AIS的背景及意义 | 第7-8页 |
1.2 研究现状及发展趋势 | 第8-10页 |
1.2.1 星载AIS的研究现状及发展趋势 | 第8-9页 |
1.2.2 同信道干扰下AIS信号分离的研究现状 | 第9-10页 |
1.3 本文主要研究内容及结构安排 | 第10-11页 |
2 AIS系统概述 | 第11-19页 |
2.1 AIS消息帧格式 | 第11-12页 |
2.2 SO-TDMA消息结构 | 第12-13页 |
2.3 AIS发送机制 | 第13-14页 |
2.3.1 CRC校验原理 | 第13-14页 |
2.3.2 Bit填充原理 | 第14页 |
2.3.3 NRZI编码原理 | 第14页 |
2.4 AIS信号模型及报文格式 | 第14-18页 |
2.5 本章小结 | 第18-19页 |
3 AIS信号的非相干解调技术 | 第19-39页 |
3.1 帧头检测技术 | 第19-22页 |
3.2 频偏估计技术 | 第22-29页 |
3.2.1 差分相关法 | 第22-24页 |
3.2.2 最大似然估计法 | 第24-26页 |
3.2.3 基于二阶循环累积量法 | 第26-29页 |
3.3 符号定时技术 | 第29页 |
3.3.1 MM定时法 | 第29页 |
3.3.2 LM定时法 | 第29页 |
3.4 基于Viterbi算法的非相干解调技术 | 第29-34页 |
3.5 频偏和定时对解调性能的影响 | 第34-38页 |
3.6 本章小结 | 第38-39页 |
4 同信道干扰下AIS信号分离算法 | 第39-50页 |
4.1 同信道干扰下AIS信号分离原理 | 第39页 |
4.2 AIS信号重构技术 | 第39-47页 |
4.2.1 AIS信号重构原理 | 第39-40页 |
4.2.2 AIS信号参数估计性能 | 第40-46页 |
4.2.3 AIS信号重构性能 | 第46-47页 |
4.3 同信道干扰下AIS信号分离性能 | 第47-48页 |
4.4 频偏对信号分离性能的影响 | 第48-49页 |
4.5 本章小结 | 第49-50页 |
5 AIS非相干解调算法的实现 | 第50-69页 |
5.1 系统方案设计 | 第50-51页 |
5.1.1 FPGA芯片介绍 | 第50页 |
5.1.2 DSP芯片介绍 | 第50-51页 |
5.2 基于FPGA的帧头检测算法实现 | 第51-56页 |
5.3 基于DSP的信号解调算法实现 | 第56-61页 |
5.3.1 CRC校验的实现方案 | 第57-58页 |
5.3.2 差分相关法估计频偏的实现方案 | 第58-59页 |
5.3.3 高阶滤波器的优化实现方案 | 第59-60页 |
5.3.4 Viterbi算法的实现方案 | 第60-61页 |
5.4 硬件平台接口逻辑的实现 | 第61-65页 |
5.4.1 FPGA与DSP的EMIF接口 | 第61-64页 |
5.4.2 DSP与PC的UART接口 | 第64-65页 |
5.5 硬件平台性能测试 | 第65-68页 |
5.5.1 测试条件及流程 | 第65-66页 |
5.5.2 测试结果及分析 | 第66-68页 |
5.6 本章小结 | 第68-69页 |
6 总结与展望 | 第69-70页 |
致谢 | 第70-71页 |
参考文献 | 第71-75页 |