首页--交通运输论文--水路运输论文--船舶驾驶、航海学论文--船舶导航与通信论文

AIS信号接收解调算法研究与实现

摘要第3-4页
Abstract第4页
1 绪论第7-11页
    1.1 课题背景及研究意义第7-8页
        1.1.1 AIS的背景及意义第7页
        1.1.2 星载AIS的背景及意义第7-8页
    1.2 研究现状及发展趋势第8-10页
        1.2.1 星载AIS的研究现状及发展趋势第8-9页
        1.2.2 同信道干扰下AIS信号分离的研究现状第9-10页
    1.3 本文主要研究内容及结构安排第10-11页
2 AIS系统概述第11-19页
    2.1 AIS消息帧格式第11-12页
    2.2 SO-TDMA消息结构第12-13页
    2.3 AIS发送机制第13-14页
        2.3.1 CRC校验原理第13-14页
        2.3.2 Bit填充原理第14页
        2.3.3 NRZI编码原理第14页
    2.4 AIS信号模型及报文格式第14-18页
    2.5 本章小结第18-19页
3 AIS信号的非相干解调技术第19-39页
    3.1 帧头检测技术第19-22页
    3.2 频偏估计技术第22-29页
        3.2.1 差分相关法第22-24页
        3.2.2 最大似然估计法第24-26页
        3.2.3 基于二阶循环累积量法第26-29页
    3.3 符号定时技术第29页
        3.3.1 MM定时法第29页
        3.3.2 LM定时法第29页
    3.4 基于Viterbi算法的非相干解调技术第29-34页
    3.5 频偏和定时对解调性能的影响第34-38页
    3.6 本章小结第38-39页
4 同信道干扰下AIS信号分离算法第39-50页
    4.1 同信道干扰下AIS信号分离原理第39页
    4.2 AIS信号重构技术第39-47页
        4.2.1 AIS信号重构原理第39-40页
        4.2.2 AIS信号参数估计性能第40-46页
        4.2.3 AIS信号重构性能第46-47页
    4.3 同信道干扰下AIS信号分离性能第47-48页
    4.4 频偏对信号分离性能的影响第48-49页
    4.5 本章小结第49-50页
5 AIS非相干解调算法的实现第50-69页
    5.1 系统方案设计第50-51页
        5.1.1 FPGA芯片介绍第50页
        5.1.2 DSP芯片介绍第50-51页
    5.2 基于FPGA的帧头检测算法实现第51-56页
    5.3 基于DSP的信号解调算法实现第56-61页
        5.3.1 CRC校验的实现方案第57-58页
        5.3.2 差分相关法估计频偏的实现方案第58-59页
        5.3.3 高阶滤波器的优化实现方案第59-60页
        5.3.4 Viterbi算法的实现方案第60-61页
    5.4 硬件平台接口逻辑的实现第61-65页
        5.4.1 FPGA与DSP的EMIF接口第61-64页
        5.4.2 DSP与PC的UART接口第64-65页
    5.5 硬件平台性能测试第65-68页
        5.5.1 测试条件及流程第65-66页
        5.5.2 测试结果及分析第66-68页
    5.6 本章小结第68-69页
6 总结与展望第69-70页
致谢第70-71页
参考文献第71-75页

论文共75页,点击 下载论文
上一篇:船载卫通天线系统环境模拟三轴摇摆台设计
下一篇:船用柴油机达标IM0-T3的排放研究