首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

片上网络路由算法的高性能硬件实现方法

摘要第1-4页
ABSTRACT第4-7页
第一章 绪论第7-11页
   ·研究背景第7页
   ·国内外发展现状第7-9页
   ·研究的目的第9-10页
   ·论文结构第10-11页
第二章 片上网络(NOC)第11-23页
   ·NOC 概述第11-13页
   ·NOC 路由算法和拓扑结构第13-16页
     ·路由算法概述第13页
     ·经典路由算法第13-16页
   ·路由结构基础第16-23页
     ·路由结构方框图第17-18页
     ·虫孔交换第18-20页
     ·路由流水线结构第20-23页
第三章 片上网络硬件实现的新方法第23-39页
   ·数据包的格式第23-25页
     ·传统方法的数据包格式第23-24页
     ·新方法的数据包格式第24-25页
     ·数据包头的长度第25页
   ·路由器结构第25-39页
     ·死锁和虚拟通道流量控制第25-28页
     ·路由器结构设计第28-33页
     ·路由机制第33-35页
     ·路由算法的映射第35-39页
第四章 性能的理论性分析第39-45页
   ·延迟的理论性分析第39-40页
   ·吞吐量的理论性分析第40-41页
   ·功耗理论性分析第41-45页
第五章 实验与评估第45-53页
   ·利用ALTERA STRATIXⅡ资源的评估第45-46页
   ·延迟、吞吐量和功耗的评估第46-53页
     ·仿真环境第46页
     ·延迟的仿真结果第46-48页
     ·吞吐量的仿真结果第48-50页
     ·功耗的仿真结果第50-53页
第六章 结论与展望第53-55页
   ·结论第53页
   ·展望第53-55页
致谢第55-56页
参考文献第56-58页
攻读硕士期间研究成果第58-59页

论文共59页,点击 下载论文
上一篇:InGaN/GaN多量子阱势垒层掺In工艺及其应用研究
下一篇:0.13μm pMOSFET的NBTI效应研究