首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

多链路层无阻塞环形片上网络研究

摘要第8-9页
ABSTRACT第9-10页
第一章 绪论第12-20页
    1.1 研究背景第12-13页
    1.2 研究现状第13-15页
        1.2.1 国外研究现状第13-15页
        1.2.2 国内研究现状第15页
    1.3 X-DSP简介第15-16页
    1.4 研究目标和意义第16-17页
    1.5 研究内容与主要贡献第17-19页
        1.5.1 研究内容第17-18页
        1.5.2 主要贡献第18-19页
    1.6 本文组织结构第19-20页
第二章 环形片上网络概述第20-28页
    2.1 片上网络研究概述第20-22页
    2.2 环形片上网络结构概述第22-23页
    2.3 工业界处理器的环形网络研究第23-26页
        2.3.1 Dateline环形网络第23-24页
        2.3.2 IBM Cell处理器第24-26页
        2.3.3 Intel Nehalem-EX处理器第26页
    2.4 本章小结第26-28页
第三章 多链路层无阻塞环形网络的设计与实现第28-36页
    3.1 引言第28页
    3.2 总体结构概述第28-29页
    3.3 多层链路网络设计第29-30页
    3.4 路由器微体系结构设计第30-33页
    3.5 全局流控信号设计第33-34页
    3.6 仿真实现第34页
    3.7 本章小结第34-36页
第四章 多链路层无阻塞环形网络性能评估与比较第36-49页
    4.1 引言第36页
    4.2 模拟环境和性能测试方法第36-38页
        4.2.1 BookSim模拟器简介第36-37页
        4.2.2 Netrace模拟器简介第37-38页
        4.2.3 Router RTL模拟器简介第38页
    4.3 性能评估第38-47页
        4.3.1 实验方法第38-40页
        4.3.2 合成流量模式性能分析与比较第40-44页
        4.3.3 真实应用程序模式性能分析与比较第44-46页
        4.3.4 硬件开销评估第46-47页
    4.4 本章小结第47-49页
第五章 多链路层无阻塞层次环形网络的设计与实现第49-63页
    5.1 引言第49-50页
    5.2 层次环总体设计第50-51页
    5.3 层次环多链路层设计第51-53页
        5.3.1 本地环形网络结构第51-52页
        5.3.2 全局环形网络结构第52-53页
    5.4 无阻塞路由器结构设计第53-58页
        5.4.1 本地节点第53-56页
        5.4.2 全局节点第56-57页
        5.4.3 旋转排出策略第57-58页
    5.5 Hub接口设计第58-59页
    5.6 性能评估第59-62页
    5.7 本章小结第62-63页
第六章 结束语第63-65页
    6.1 工作内容总结第63-64页
    6.2 下一步工作展望第64-65页
致谢第65-66页
参考文献第66-71页
作者在学期间取得的学术成果第71页

论文共71页,点击 下载论文
上一篇:多视角数据分析算法研究
下一篇:大型降落伞系统参数辨识与仿真研究