摘要 | 第8-9页 |
ABSTRACT | 第9-10页 |
第一章 绪论 | 第12-20页 |
1.1 研究背景 | 第12-13页 |
1.2 研究现状 | 第13-15页 |
1.2.1 国外研究现状 | 第13-15页 |
1.2.2 国内研究现状 | 第15页 |
1.3 X-DSP简介 | 第15-16页 |
1.4 研究目标和意义 | 第16-17页 |
1.5 研究内容与主要贡献 | 第17-19页 |
1.5.1 研究内容 | 第17-18页 |
1.5.2 主要贡献 | 第18-19页 |
1.6 本文组织结构 | 第19-20页 |
第二章 环形片上网络概述 | 第20-28页 |
2.1 片上网络研究概述 | 第20-22页 |
2.2 环形片上网络结构概述 | 第22-23页 |
2.3 工业界处理器的环形网络研究 | 第23-26页 |
2.3.1 Dateline环形网络 | 第23-24页 |
2.3.2 IBM Cell处理器 | 第24-26页 |
2.3.3 Intel Nehalem-EX处理器 | 第26页 |
2.4 本章小结 | 第26-28页 |
第三章 多链路层无阻塞环形网络的设计与实现 | 第28-36页 |
3.1 引言 | 第28页 |
3.2 总体结构概述 | 第28-29页 |
3.3 多层链路网络设计 | 第29-30页 |
3.4 路由器微体系结构设计 | 第30-33页 |
3.5 全局流控信号设计 | 第33-34页 |
3.6 仿真实现 | 第34页 |
3.7 本章小结 | 第34-36页 |
第四章 多链路层无阻塞环形网络性能评估与比较 | 第36-49页 |
4.1 引言 | 第36页 |
4.2 模拟环境和性能测试方法 | 第36-38页 |
4.2.1 BookSim模拟器简介 | 第36-37页 |
4.2.2 Netrace模拟器简介 | 第37-38页 |
4.2.3 Router RTL模拟器简介 | 第38页 |
4.3 性能评估 | 第38-47页 |
4.3.1 实验方法 | 第38-40页 |
4.3.2 合成流量模式性能分析与比较 | 第40-44页 |
4.3.3 真实应用程序模式性能分析与比较 | 第44-46页 |
4.3.4 硬件开销评估 | 第46-47页 |
4.4 本章小结 | 第47-49页 |
第五章 多链路层无阻塞层次环形网络的设计与实现 | 第49-63页 |
5.1 引言 | 第49-50页 |
5.2 层次环总体设计 | 第50-51页 |
5.3 层次环多链路层设计 | 第51-53页 |
5.3.1 本地环形网络结构 | 第51-52页 |
5.3.2 全局环形网络结构 | 第52-53页 |
5.4 无阻塞路由器结构设计 | 第53-58页 |
5.4.1 本地节点 | 第53-56页 |
5.4.2 全局节点 | 第56-57页 |
5.4.3 旋转排出策略 | 第57-58页 |
5.5 Hub接口设计 | 第58-59页 |
5.6 性能评估 | 第59-62页 |
5.7 本章小结 | 第62-63页 |
第六章 结束语 | 第63-65页 |
6.1 工作内容总结 | 第63-64页 |
6.2 下一步工作展望 | 第64-65页 |
致谢 | 第65-66页 |
参考文献 | 第66-71页 |
作者在学期间取得的学术成果 | 第71页 |