支持IRDA1.0协议UART的IP软核的设计
摘要 | 第1-10页 |
1 绪论 | 第10-17页 |
·课题的提出及研究意义 | 第10-11页 |
·课题相关技术与发展 | 第11-15页 |
·集成电路的发展状况 | 第11-12页 |
·IP核及其复用技术 | 第12-15页 |
·课题主要工作及论文结构安排 | 第15-17页 |
2 UART原理及红外通讯协议 | 第17-26页 |
·UART原理 | 第17-19页 |
·通讯原理 | 第19-23页 |
·红外通讯协议 | 第23-26页 |
3 UART软核设计 | 第26-52页 |
·UART设计要求 | 第26-27页 |
·UART软核内部功能模块构造 | 第27-40页 |
·UART功能模块图 | 第27页 |
·UART管脚定义 | 第27-30页 |
·内部寄存器描述 | 第30-40页 |
·各功能模块的设计 | 第40-47页 |
·接口模块设计 | 第40-41页 |
·发送模块设计 | 第41-42页 |
·接收模块设计 | 第42-43页 |
·波特率发生器模块设计 | 第43-44页 |
·中断控制模块设计 | 第44-45页 |
·红外接口模块设计 | 第45-47页 |
·UART软IP功能描述 | 第47-50页 |
·可编程波特率 | 第47页 |
·MODEM控制 | 第47-48页 |
·可选的FIFO工作模式 | 第48页 |
·DMA工作模式 | 第48-49页 |
·LOOP BACK | 第49页 |
·多级中断 | 第49-50页 |
·UART软核工作时序图 | 第50-52页 |
·寄存器写时序 | 第50页 |
·寄存器读时序 | 第50-51页 |
·Modem控制时序 | 第51-52页 |
4 UART软核的功能模拟及时序仿真 | 第52-55页 |
·接收模块功能仿真 | 第52页 |
·发送模块功能仿真 | 第52-53页 |
·分频模块功能仿真 | 第53页 |
·Modem控制模块功能仿真 | 第53-54页 |
·IRDA模块功能仿真 | 第54-55页 |
5 基于XC2S50PQ208芯片的FPGA验证 | 第55-69页 |
·硬件验证 | 第55-56页 |
·FPGA结构与原理 | 第56-60页 |
·可编程器件的发展 | 第56页 |
·FPGA原理与结构 | 第56-60页 |
·FPGA验证流程图 | 第60-62页 |
·设计输入 | 第61页 |
·设计编译 | 第61-62页 |
·设计验证 | 第62页 |
·基于XC2S50PQ208的验证和分析 | 第62-67页 |
·XC2S50的特点 | 第62-63页 |
·基于XC2S50PQ208的验证 | 第63-67页 |
·结果分析 | 第67-69页 |
6 课题总结 | 第69-71页 |
·研究成果 | 第69页 |
·设计心得和课题展望 | 第69-70页 |
·课题展望 | 第70-71页 |
致谢 | 第71-72页 |
参考文献 | 第72-74页 |
发表论文 | 第74页 |