多普勒计程仪数字信号处理硬件的改进设计与实现
摘要 | 第5-6页 |
ABSTRACT | 第6页 |
第1章 绪论 | 第9-15页 |
1.1 论文背景与研究意义 | 第9页 |
1.2 多普勒计程仪的发展现状 | 第9-10页 |
1.3 多普勒测速基本原理 | 第10-12页 |
1.4 相控阵多普勒测速技术 | 第12-13页 |
1.5 论文的主要工作内容 | 第13-15页 |
第2章 数字信号处理部分的硬件改进设计 | 第15-27页 |
2.1 引言 | 第15页 |
2.2 数字信号处理模块电路设计 | 第15-17页 |
2.2.1 数字信号处理芯片简介[8] | 第16-17页 |
2.2.2 时钟电路设计 | 第17页 |
2.3 信号发射控制模块设计 | 第17-18页 |
2.4 信号采集模块设计 | 第18-20页 |
2.5 通信电路设计 | 第20-23页 |
2.5.1 DSP间的通信 | 第20-21页 |
2.5.2 DSP与主控计算机间通信 | 第21-23页 |
2.6 程序更新电路设计 | 第23-25页 |
2.6.1 Bootloader | 第23-24页 |
2.6.2 I2C总线 | 第24页 |
2.6.3 电路设计 | 第24-25页 |
2.7 逻辑控制电路设计 | 第25-26页 |
2.8 本章小结 | 第26-27页 |
第3章 数字信号处理部分软件设计 | 第27-40页 |
3.1 引言 | 第27页 |
3.2 在线更新程序设计 | 第27-33页 |
3.2.1 一体化在线更新程序设计 | 第27-30页 |
3.2.2 独立化在线更新程序设计 | 第30-33页 |
3.3 在线更新显控软件设计 | 第33-37页 |
3.3.1 软件功能需求及开发平台 | 第33-34页 |
3.3.2 软件结构设计 | 第34-35页 |
3.3.3 软件模块实现 | 第35-37页 |
3.4 逻辑控制程序设计 | 第37-39页 |
3.5 本章小结 | 第39-40页 |
第4章 数据采集存储系统设计 | 第40-54页 |
4.1 引言 | 第40页 |
4.2 数据采集存储电路设计 | 第40-45页 |
4.2.1 数据采集电路设计 | 第40-42页 |
4.2.2 存储介质选择及其介绍 | 第42-43页 |
4.2.3 数据存储电路设计 | 第43-44页 |
4.2.4 数据导出接口设计 | 第44-45页 |
4.3 数据采集存储程序设计 | 第45-53页 |
4.3.1 采集程序设计 | 第45-46页 |
4.3.2 存储程序设计 | 第46-49页 |
4.3.3 文件系统软件设计 | 第49-53页 |
4.4 本章小结 | 第53-54页 |
第5章 系统功能验证与分析 | 第54-59页 |
5.1 引言 | 第54页 |
5.2 多普勒计程仪联合调试 | 第54-56页 |
5.3 在线更新功能测试 | 第56-57页 |
5.4 数据采集存储硬件调试分析 | 第57-58页 |
5.5 本章小结 | 第58-59页 |
结论 | 第59-60页 |
参考文献 | 第60-63页 |
攻读硕士学位期间发表的论文和取得的科研成果 | 第63-64页 |
致谢 | 第64页 |