| 摘要 | 第5-6页 |
| ABSTRACT | 第6-7页 |
| 符号对照表 | 第11-12页 |
| 缩略语对照表 | 第12-15页 |
| 第一章 绪论 | 第15-23页 |
| 1.1 国内外研究现状 | 第15-18页 |
| 1.1.1 AXI总线发展现状 | 第15-16页 |
| 1.1.2 串行通信发展现状 | 第16-18页 |
| 1.2 研究背景和内容 | 第18-20页 |
| 1.3 研究意义和目标 | 第20页 |
| 1.4 论文的结构框架 | 第20-23页 |
| 第二章 AXI总线与串口通信介绍 | 第23-33页 |
| 2.1 AXI总线协议介绍 | 第23-28页 |
| 2.1.1 AXI总线的通信方式 | 第23-26页 |
| 2.1.2 AXI总线的握手机制 | 第26-28页 |
| 2.2 UART通信协议介绍 | 第28-31页 |
| 2.2.1 UART通信方式 | 第28-30页 |
| 2.2.2 RS-232接口标准 | 第30-31页 |
| 2.3 本章小结 | 第31-33页 |
| 第三章 支持AXI接口的UART IP核设计 | 第33-55页 |
| 3.1 IP核的整体说明 | 第33-41页 |
| 3.1.1 IP核的总体架构 | 第33-35页 |
| 3.1.2 IP核的端口描述 | 第35页 |
| 3.1.3 IP核的寄存器介绍 | 第35-41页 |
| 3.2 AXI接口模块设计 | 第41-44页 |
| 3.3 波特率发生器模块设计 | 第44-45页 |
| 3.4 FIFO模块设计 | 第45-48页 |
| 3.5 接收模块设计 | 第48-51页 |
| 3.6 发送模块设计 | 第51-53页 |
| 3.7 本章小结 | 第53-55页 |
| 第四章 支持AXI接口的UART IP核验证与分析 | 第55-69页 |
| 4.1 AXI总线接口模块仿真 | 第55-57页 |
| 4.2 波特率发生器模块仿真 | 第57-58页 |
| 4.3 接收模块仿真 | 第58-59页 |
| 4.4 发送模块仿真 | 第59-60页 |
| 4.5 FIFO模块仿真 | 第60-63页 |
| 4.6 UART的硬件验证 | 第63-66页 |
| 4.7 本章小结 | 第66-69页 |
| 第五章 总结与展望 | 第69-71页 |
| 5.1 总结 | 第69页 |
| 5.2 展望 | 第69-71页 |
| 参考文献 | 第71-75页 |
| 致谢 | 第75-77页 |
| 作者简介 | 第77-78页 |