摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第11-12页 |
缩略语对照表 | 第12-15页 |
第一章 绪论 | 第15-19页 |
1.1 研究背景 | 第15-16页 |
1.2 研究目的及意义 | 第16-17页 |
1.3 国内外研究现状 | 第17-18页 |
1.4 论文的主要内容与章节安排 | 第18-19页 |
第二章 验证技术、VIP工具及VMM方法 | 第19-37页 |
2.1 IC设计及验证流程 | 第19-20页 |
2.2 IC验证面临的挑战 | 第20-21页 |
2.3 验证技术和方法 | 第21-25页 |
2.3.1 验证技术 | 第21-22页 |
2.3.2 验证方法 | 第22-25页 |
2.4 SystemVerilog验证语言 | 第25-26页 |
2.5 Verification IP验证机制 | 第26-29页 |
2.5.1 VIP的优势 | 第26页 |
2.5.2 VIP的地位 | 第26-27页 |
2.5.3 VIP的验证过程 | 第27-28页 |
2.5.4 VIP Callback机制 | 第28-29页 |
2.6 VMM验证方法学 | 第29-34页 |
2.6.1 层次化验证环境 | 第29-30页 |
2.6.2 可扩展验证部件(XVC) | 第30-31页 |
2.6.3 XVC管理器 | 第31-32页 |
2.6.4 VMM库 | 第32-34页 |
2.7 本章小结 | 第34-37页 |
第三章 AXI总线互联结构的设计与实现 | 第37-57页 |
3.1 AXI总线结构与机制分析 | 第37-46页 |
3.1.1 AXI总线通道结构 | 第37-40页 |
3.1.2 AXI总线信号 | 第40-44页 |
3.1.3 AXI总线握手机制 | 第44-46页 |
3.2 AXI总线互联设计 | 第46-49页 |
3.3 AXI总线仲裁器 | 第49-52页 |
3.4 AXI总线解码器 | 第52-54页 |
3.5 本章小结 | 第54-57页 |
第四章 基于Verification IP的AXI总线验证 | 第57-73页 |
4.1 功能点提取 | 第57-59页 |
4.2 Verification IP验证方案 | 第59-64页 |
4.2.1 一次写操作的验证 | 第59-61页 |
4.2.2 一次读操作的验证 | 第61-62页 |
4.2.3 多次写操作的验证 | 第62-64页 |
4.2.4 多次读操作的验证 | 第64页 |
4.3 验证结果与分析 | 第64-70页 |
4.3.1 验证结果 | 第64-66页 |
4.3.2 代码覆盖率验证与分析 | 第66-67页 |
4.3.3 功能覆盖率验证与分析 | 第67-70页 |
4.4 本章小结 | 第70-73页 |
第五章 总结与展望 | 第73-75页 |
5.1 总结 | 第73-74页 |
5.2 展望 | 第74-75页 |
参考文献 | 第75-77页 |
致谢 | 第77-79页 |
作者简介 | 第79-80页 |