首页--工业技术论文--无线电电子学、电信技术论文--通信论文--通信理论论文--相位锁定、锁相技术论文

CMOS锁相环中关键技术的研究

摘要第5-7页
Abstract第7-8页
第1章 绪论第15-25页
    1.1 锁相环技术的研究背景第15-17页
        1.1.1 混合信号系统中PLL受电源-地噪声影响的问题第16页
        1.1.2 PLL中高速分频器设计的问题第16-17页
    1.2 国内外研究现状第17-20页
        1.2.1 低电源敏感度PLL的研究现状第17-19页
        1.2.2 高速分频器的研究现状第19-20页
    1.3 研究内容及主要创新点第20-23页
        1.3.1 研究内容第20-22页
        1.3.2 主要创新点第22-23页
    1.4 本文安排第23-25页
第2章 PLL基本设计方法研究第25-45页
    2.1 PLL概述第25-32页
        2.1.1 PLL的基本工作原理第25-26页
        2.1.2 PLL的改进结构第26-29页
        2.1.3 PLL的环路参数和主要性能参数第29-32页
    2.2 PLL基本设计方法第32-44页
        2.2.1 模块电路的选取和设计第33-37页
        2.2.2 环路设计和噪声优化第37-44页
    2.3 本章小结第44-45页
第3章 低电源敏感度PLL的研究第45-79页
    3.1 电源敏感度分析第45-49页
        3.1.1 CML环形VCO电源敏感度的来源第45-47页
        3.1.2 电源敏感度的实际影响第47-49页
    3.2 电源敏感度补偿技术的分析和应用第49-59页
        3.2.1 交叉耦合-电容补偿电路第50-53页
        3.2.2 MOS管可变电容补偿电路第53-56页
        3.2.3 补偿技术的优化第56-59页
    3.3 补偿强度自校准技术的分析和应用第59-65页
        3.3.1 补偿强度自校准系统的工作原理第59-63页
        3.3.2 大信号敏感度问题与校正精度问题第63-65页
        3.3.3 工作温度变化的问题第65页
    3.4 电路设计与测试分析第65-76页
        3.4.1 开环测试结果及分析第68-72页
        3.4.2 闭环测试结果及分析第72-76页
    3.5 本章小结第76-79页
第4章 PLL中高速分频器的研究第79-121页
    4.1 高速分频器的分析基础第79-83页
    4.2 CML-DFF分频器的分析和建模第83-105页
        4.2.1 CML-DFF分频器的振荡条件分析第83-85页
        4.2.2 CML-DFF分频器的分析模型第85-91页
        4.2.3 引入峰化电感之后的分析模型第91-94页
        4.2.4 模型准确性的验证第94-105页
    4.3 高性能CML-DFF分频器的设计第105-119页
        4.3.1 频率可调的电阻负载CML-DFF分频器第106-109页
        4.3.2 频率可调的电感峰化CML-DFF分频器的设计第109-114页
        4.3.3 带有自动频率校准功能的分频器链路的设计第114-119页
    4.4 小结第119-121页
第5章 总结与展望第121-125页
    5.1 论文总结第121-123页
    5.2 工作展望第123-125页
参考文献第125-131页
致谢第131-133页
攻读学位期间发表论文与研究成果清单第133-134页

论文共134页,点击 下载论文
上一篇:紫贻贝Mytilus galloprovincialis配子超低温冷冻保存研究
下一篇:法律起源的进化动力学模型