摘要 | 第5-7页 |
Abstract | 第7-8页 |
第1章 绪论 | 第15-25页 |
1.1 锁相环技术的研究背景 | 第15-17页 |
1.1.1 混合信号系统中PLL受电源-地噪声影响的问题 | 第16页 |
1.1.2 PLL中高速分频器设计的问题 | 第16-17页 |
1.2 国内外研究现状 | 第17-20页 |
1.2.1 低电源敏感度PLL的研究现状 | 第17-19页 |
1.2.2 高速分频器的研究现状 | 第19-20页 |
1.3 研究内容及主要创新点 | 第20-23页 |
1.3.1 研究内容 | 第20-22页 |
1.3.2 主要创新点 | 第22-23页 |
1.4 本文安排 | 第23-25页 |
第2章 PLL基本设计方法研究 | 第25-45页 |
2.1 PLL概述 | 第25-32页 |
2.1.1 PLL的基本工作原理 | 第25-26页 |
2.1.2 PLL的改进结构 | 第26-29页 |
2.1.3 PLL的环路参数和主要性能参数 | 第29-32页 |
2.2 PLL基本设计方法 | 第32-44页 |
2.2.1 模块电路的选取和设计 | 第33-37页 |
2.2.2 环路设计和噪声优化 | 第37-44页 |
2.3 本章小结 | 第44-45页 |
第3章 低电源敏感度PLL的研究 | 第45-79页 |
3.1 电源敏感度分析 | 第45-49页 |
3.1.1 CML环形VCO电源敏感度的来源 | 第45-47页 |
3.1.2 电源敏感度的实际影响 | 第47-49页 |
3.2 电源敏感度补偿技术的分析和应用 | 第49-59页 |
3.2.1 交叉耦合-电容补偿电路 | 第50-53页 |
3.2.2 MOS管可变电容补偿电路 | 第53-56页 |
3.2.3 补偿技术的优化 | 第56-59页 |
3.3 补偿强度自校准技术的分析和应用 | 第59-65页 |
3.3.1 补偿强度自校准系统的工作原理 | 第59-63页 |
3.3.2 大信号敏感度问题与校正精度问题 | 第63-65页 |
3.3.3 工作温度变化的问题 | 第65页 |
3.4 电路设计与测试分析 | 第65-76页 |
3.4.1 开环测试结果及分析 | 第68-72页 |
3.4.2 闭环测试结果及分析 | 第72-76页 |
3.5 本章小结 | 第76-79页 |
第4章 PLL中高速分频器的研究 | 第79-121页 |
4.1 高速分频器的分析基础 | 第79-83页 |
4.2 CML-DFF分频器的分析和建模 | 第83-105页 |
4.2.1 CML-DFF分频器的振荡条件分析 | 第83-85页 |
4.2.2 CML-DFF分频器的分析模型 | 第85-91页 |
4.2.3 引入峰化电感之后的分析模型 | 第91-94页 |
4.2.4 模型准确性的验证 | 第94-105页 |
4.3 高性能CML-DFF分频器的设计 | 第105-119页 |
4.3.1 频率可调的电阻负载CML-DFF分频器 | 第106-109页 |
4.3.2 频率可调的电感峰化CML-DFF分频器的设计 | 第109-114页 |
4.3.3 带有自动频率校准功能的分频器链路的设计 | 第114-119页 |
4.4 小结 | 第119-121页 |
第5章 总结与展望 | 第121-125页 |
5.1 论文总结 | 第121-123页 |
5.2 工作展望 | 第123-125页 |
参考文献 | 第125-131页 |
致谢 | 第131-133页 |
攻读学位期间发表论文与研究成果清单 | 第133-134页 |