摘要 | 第1-6页 |
ABSTRACT | 第6-9页 |
第一章 绪论 | 第9-13页 |
·课题背景 | 第9页 |
·国内外研究现状 | 第9-11页 |
·本文研究主要内容 | 第11-12页 |
·论文结构 | 第12-13页 |
第二章 实时影像监控系统的总体设计 | 第13-20页 |
·系统总体方案 | 第13-14页 |
·系统的需求分析 | 第13页 |
·系统的总体结构 | 第13-14页 |
·系统硬件平台总体设计 | 第14-16页 |
·FPGA 技术介绍 | 第14-15页 |
·硬件结构框图 | 第15-16页 |
·FPGA 设计介绍 | 第16-19页 |
·Verilog HDL 及QuartusII 简介 | 第18-19页 |
·本章小结 | 第19-20页 |
第三章 实时影像监控系统的硬件平台 | 第20-33页 |
·系统主要芯片介绍 | 第20-25页 |
·CMOS 图像传感器芯片简介 | 第20-22页 |
·液晶屏TD036THEA3 简介 | 第22-23页 |
·SDRAM 芯片简介 | 第23-24页 |
·FPGA 芯片简介 | 第24-25页 |
·系统电路板设计技术研究 | 第25-29页 |
·电磁干扰来源 | 第25页 |
·电路板设计 | 第25-27页 |
·高速布线信号完整性分析 | 第27-29页 |
·电源设计 | 第29-30页 |
·FPGA 芯片的配置 | 第30-31页 |
·系统时钟和复位电路 | 第31-32页 |
·本章小结 | 第32-33页 |
第四章 实时影像监控系统FPGA 模块设计与实现 | 第33-65页 |
·系统功能设计 | 第33页 |
·实时影像采集模块的实现 | 第33-42页 |
·I2C 总线接口模块 | 第33-39页 |
·CMOS 图像传感器寄存器配置 | 第39-40页 |
·数字影像数据采集模块 | 第40-42页 |
·图像数据格式转换模块设计 | 第42-46页 |
·图像色空间 | 第42-43页 |
·格式转换算法分析 | 第43-44页 |
·转换模块的实现 | 第44-46页 |
·图像数据缓存模块设计 | 第46-60页 |
·SDRAM 控制时序分析 | 第46-50页 |
·图像缓存模块的实现 | 第50-60页 |
·液晶屏显示模块设计 | 第60-63页 |
·TD036THEA3 控制时序分析 | 第60-61页 |
·显示控制模块的实现 | 第61-63页 |
·系统综合报告 | 第63-64页 |
·本章小结 | 第64-65页 |
第五章 实时影像监控系统的测试 | 第65-71页 |
·系统调试过程 | 第65-68页 |
·硬件调试 | 第65页 |
·软件调试 | 第65-68页 |
·调试过程中遇到的问题和解决方法 | 第68-69页 |
·系统调试结果 | 第69-70页 |
·本章小结 | 第70-71页 |
第六章 总结与展望 | 第71-73页 |
·总结 | 第71页 |
·展望 | 第71-73页 |
致谢 | 第73-74页 |
参考文献 | 第74-76页 |
附录 作者在读期间发表的学术论文及参加的科研项目 | 第76-77页 |
详细摘要 | 第77-80页 |