DBF系统中微波锁相源的设计与实现
摘要 | 第1-4页 |
Abstract | 第4-7页 |
1 绪论 | 第7-11页 |
·论文的研究背景意义 | 第7页 |
·微波锁相源的国内外研究状况 | 第7-9页 |
·本课题的主要工作内容 | 第9-11页 |
2 锁相频率合成源的方案设计 | 第11-28页 |
·锁相环的基本原理 | 第12-13页 |
·锁相频率合成的方案比较 | 第13-18页 |
·本论文的微波锁相源的总体方案 | 第18-28页 |
·微波锁相源的性能指标 | 第18页 |
·微波锁相源的方案选择和原理框图 | 第18-20页 |
·方案中主要芯片的选择 | 第20-24页 |
·本方案的系统的相位噪声估计 | 第24-27页 |
·方案的杂散抑制 | 第27-28页 |
3 锁相频率合成源的电路设计 | 第28-41页 |
·有源电路原理图设计 | 第28-34页 |
·环路一的原理图设计 | 第28-31页 |
·环路二的环路滤波器设计 | 第31-32页 |
·环路三的环路滤波器的设计 | 第32-33页 |
·环路二的分频电路设计 | 第33-34页 |
·电源电路的设计 | 第34页 |
·滤波器的设计 | 第34-38页 |
·中心频率为4.6GHz滤波器 | 第35-36页 |
·中心频率为5.1GHz滤波器 | 第36-37页 |
·中心频率为10.2GHz滤波器 | 第37-38页 |
·功分器的设计 | 第38-39页 |
·二等功分器的原理 | 第38-39页 |
·系统的结构设计 | 第39-41页 |
4 锁相源系统的仿真及测试结果 | 第41-55页 |
·滤波器的电路仿真 | 第41-46页 |
·中心频率为4.6GHz滤波器的仿真 | 第41-43页 |
·中心频率为5.1GHz滤波器的仿真 | 第43-44页 |
·中心频率为10.2GHz滤波器的仿真 | 第44-46页 |
·功分器的仿真 | 第46-48页 |
·整个系统环路的仿真 | 第48-49页 |
·各个单元的印制版图设计 | 第49-52页 |
·系统性能指标的测试 | 第52-55页 |
5 结论 | 第55-56页 |
致谢 | 第56-57页 |
参考文献 | 第57-59页 |