首页--工业技术论文--无线电电子学、电信技术论文--雷达论文--雷达设备、雷达站论文--雷达接收设备论文--雷达信号检测处理论文

DBF权重处理电路的设计与实现

摘要第1-4页
Abstract第4-7页
1 绪论第7-11页
   ·研究背景第7页
   ·国内外研究现状第7-9页
   ·本文的主要工作第9-11页
2 DBF处理器硬件电路设计方案第11-26页
   ·DBF的基本原理及其在雷达系统中的应用第11-12页
   ·DBF接收阵介绍第12-14页
     ·DBF接收阵组成与结构第12-14页
     ·DBF处理器功能要求和性能指标第14页
   ·DBF处理器的设计方案第14-26页
     ·FPGA选型第18-19页
     ·FPGA设计第19-24页
     ·高速串行总线接口电路设计第24-26页
3 DBF处理器数字多波束形成的FPGA实现第26-47页
   ·数字多波束形成模块的FPGA实现框图第26-27页
   ·数字多波束形成模块设计与验证第27-47页
     ·光纤接收MGT模块第28-30页
     ·总控模块第30-31页
     ·帧头提取与存储模块第31-33页
     ·帧头分析数据类型判决模块第33-35页
     ·数据源控制模块第35-37页
     ·基带传输控制模块第37-38页
     ·RapidIO数据控制模块第38-41页
     ·波束形成模块第41-45页
     ·组帧模块第45-47页
4 DBF处理器功能与性能测试第47-52页
   ·测试平台构建第47-49页
   ·测试方法及结果分析第49-52页
5 总结与展望第52-53页
致谢第53-54页
参考文献第54-56页
附录第56页

论文共56页,点击 下载论文
上一篇:基于时频分析的雷达目标识别技术研究
下一篇:DBF系统中微波锁相源的设计与实现