DBF权重处理电路的设计与实现
摘要 | 第1-4页 |
Abstract | 第4-7页 |
1 绪论 | 第7-11页 |
·研究背景 | 第7页 |
·国内外研究现状 | 第7-9页 |
·本文的主要工作 | 第9-11页 |
2 DBF处理器硬件电路设计方案 | 第11-26页 |
·DBF的基本原理及其在雷达系统中的应用 | 第11-12页 |
·DBF接收阵介绍 | 第12-14页 |
·DBF接收阵组成与结构 | 第12-14页 |
·DBF处理器功能要求和性能指标 | 第14页 |
·DBF处理器的设计方案 | 第14-26页 |
·FPGA选型 | 第18-19页 |
·FPGA设计 | 第19-24页 |
·高速串行总线接口电路设计 | 第24-26页 |
3 DBF处理器数字多波束形成的FPGA实现 | 第26-47页 |
·数字多波束形成模块的FPGA实现框图 | 第26-27页 |
·数字多波束形成模块设计与验证 | 第27-47页 |
·光纤接收MGT模块 | 第28-30页 |
·总控模块 | 第30-31页 |
·帧头提取与存储模块 | 第31-33页 |
·帧头分析数据类型判决模块 | 第33-35页 |
·数据源控制模块 | 第35-37页 |
·基带传输控制模块 | 第37-38页 |
·RapidIO数据控制模块 | 第38-41页 |
·波束形成模块 | 第41-45页 |
·组帧模块 | 第45-47页 |
4 DBF处理器功能与性能测试 | 第47-52页 |
·测试平台构建 | 第47-49页 |
·测试方法及结果分析 | 第49-52页 |
5 总结与展望 | 第52-53页 |
致谢 | 第53-54页 |
参考文献 | 第54-56页 |
附录 | 第56页 |