| 摘要 | 第1-10页 |
| Abstract | 第10-11页 |
| 第一章 绪论 | 第11-18页 |
| ·课题研究背景 | 第11-12页 |
| ·FT-Matrix IP 简介 | 第12-14页 |
| ·FT-Matrix 指令集 | 第14-17页 |
| ·指令格式 | 第14-15页 |
| ·异常处理相关的指令 | 第15-16页 |
| ·多线程相关的指令 | 第16-17页 |
| ·课题完成的主要工作 | 第17页 |
| ·本文的组织结构 | 第17-18页 |
| 第二章 异常处理机制的设计与实现 | 第18-35页 |
| ·异常处理机制概述 | 第18-19页 |
| ·FT-Matrix IP 中异常处理机制实现方案 | 第19-22页 |
| ·异常处理机制功能需求分析 | 第19页 |
| ·异常处理机制总体设计方案 | 第19-22页 |
| ·异常处理机制详细设计 | 第22-28页 |
| ·异常选择单元 | 第22-24页 |
| ·异常控制单元 | 第24-28页 |
| ·异常检测与处理 | 第28-29页 |
| ·异常嵌套与返回 | 第29-30页 |
| ·全过程异常监控 | 第30-34页 |
| ·本章小结 | 第34-35页 |
| 第三章 多线程机制的设计与实现 | 第35-53页 |
| ·多线程技术的现状发展 | 第35-37页 |
| ·FT-Matrix IP 中多线程设计方案 | 第37-41页 |
| ·多线程机制的结构简介 | 第39-40页 |
| ·多线程机制的接口定义 | 第40-41页 |
| ·多线程机制的设计 | 第41-47页 |
| ·控制寄存器组 | 第42页 |
| ·循环指令缓冲 | 第42-43页 |
| ·循环指令缓冲写机制 | 第43-45页 |
| ·循环指令缓冲读机制 | 第45-47页 |
| ·模式切换机制 | 第47-49页 |
| ·性能评估 | 第49-52页 |
| ·本章小结 | 第52-53页 |
| 第四章 功能验证、综合优化 | 第53-67页 |
| ·功能验证 | 第54-58页 |
| ·验证流程 | 第54-55页 |
| ·验证平台的建立 | 第55-56页 |
| ·验证方法 | 第56-58页 |
| ·验证结果及分析 | 第58-62页 |
| ·异常处理的验证 | 第58-61页 |
| ·多线程机制的验证 | 第61-62页 |
| ·覆盖率分析 | 第62-63页 |
| ·综合与优化 | 第63-66页 |
| ·综合策略及结果分析 | 第64-65页 |
| ·关键路径优化 | 第65-66页 |
| ·本章小结 | 第66-67页 |
| 第五章 结束语 | 第67-69页 |
| ·工作总结 | 第67-68页 |
| ·研究展望 | 第68-69页 |
| 致谢 | 第69-70页 |
| 参考文献 | 第70-73页 |
| 作者在学期间取得的学术成果 | 第73-74页 |
| 附录 A IP 核参数化定义与配置说明 | 第74页 |