基于SystemC的事务级建模研究
摘要 | 第1-6页 |
ABSTRACT | 第6-10页 |
第一章 引言 | 第10-16页 |
·研究动机 | 第10-11页 |
·IP | 第11-12页 |
·复用 | 第12-14页 |
·小结 | 第14-16页 |
第二章 SOC系统级设计 | 第16-20页 |
·传统的SoC设计流程 | 第16-18页 |
·相关的研究工作 | 第18-20页 |
·原型系统 | 第18-19页 |
·商业工具 | 第19页 |
·设计语言 | 第19-20页 |
第三章 SYSTEMC | 第20-34页 |
·SYSTEMC语言 | 第20-27页 |
·SystemC的特点 | 第20-22页 |
·进程 | 第22页 |
·对综合的支持 | 第22-23页 |
·仿真内核 | 第23-25页 |
·SystemC的优势 | 第25-27页 |
·事务级建模 | 第27-31页 |
·设计流程 | 第31-34页 |
·功能级模型 | 第31-32页 |
·事务级模型 | 第32页 |
·寄存器传输级 | 第32-34页 |
第四章 事务级AMBA总线模型 | 第34-50页 |
·AMBA总线标准 | 第34-37页 |
·总线模型的设计 | 第37-38页 |
·总线模型的实现 | 第38-48页 |
·AHB总线模块 | 第38-44页 |
·译码器 | 第44页 |
·仲裁器 | 第44-45页 |
·主设备 | 第45-46页 |
·从设备 | 第46页 |
·顶级模块 | 第46-48页 |
·总线模型的可扩展性 | 第48页 |
·总线模型的运行机制 | 第48-50页 |
第五章 事务级系统设计平台 | 第50-63页 |
·WHU-SLD 1.0工具原型 | 第50-52页 |
·RISC CPU的模型 | 第52-61页 |
·数据cache的构建 | 第53-59页 |
·RISC CPU接入AMBA系统 | 第59-60页 |
·RISC CPU的运行 | 第60-61页 |
·存储器实现 | 第61-63页 |
第六章 运行实验 | 第63-78页 |
·时序对比 | 第63-69页 |
·仿真性能分析 | 第69-70页 |
·接入第三方模型的运行实验 | 第70-73页 |
·系统性能评估实验 | 第73-78页 |
·评估cache对系统性能的影响 | 第73-75页 |
·软硬件协同实验 | 第75-78页 |
第七章 总结与展望 | 第78-79页 |
参考文献 | 第79-82页 |
攻读学位期间完成的论文 | 第82-83页 |
致谢 | 第83页 |