| 第一章 绪论 | 第1-13页 |
| ·集成电路(IC)的发展与变革 | 第7页 |
| ·ASIC设计的方法和流程 | 第7-10页 |
| ·芯片设计分类 | 第8页 |
| ·ASIC设计的方法 | 第8页 |
| ·ASIC设计的流程 | 第8-10页 |
| ·EDA工具及发展方向 | 第10-12页 |
| ·选用适于ASIC设计的EDA工具 | 第10-11页 |
| ·ASIC设计有关CAD技术的发展趋势和难题 | 第11-12页 |
| ·本论文的主要工作 | 第12-13页 |
| 第二章 Cadence工作平台使用介绍 | 第13-30页 |
| ·Cadence软件的环境设置和启动 | 第13-14页 |
| ·系统组成 | 第14-16页 |
| ·库文件的管理 | 第14页 |
| ·仿真工具Verilog_XL | 第14页 |
| ·电路图设计工具Composer | 第14-15页 |
| ·布局布线工具Preview和Silicon Ensemble | 第15页 |
| ·电路模拟工具Analog Artist(cdsSpice、Hspice、spectreS) | 第15页 |
| ·版图设计工具Virtuoso Layout Editor | 第15页 |
| ·版图验证工具Dracula(单独的)/Diva(在线集成) | 第15-16页 |
| ·Skill语言程序设计 | 第16页 |
| ·库的设计 | 第16-18页 |
| ·单元电路设计 | 第16-18页 |
| ·单元符号块的建立 | 第18页 |
| ·基于Verilog-XL的单元逻辑功能验证 | 第18-29页 |
| ·Verilog-XL下的部分文本描述仿真 | 第20-24页 |
| ·Verilog-XL下的全文本描述仿真 | 第24-29页 |
| ·本章小结 | 第29-30页 |
| 第三章 真空荧光显示屏(VFD)工作原理 | 第30-35页 |
| ·VFD的结构及工作原理 | 第30-32页 |
| ·VFD的显示方式 | 第32-33页 |
| ·VFD显示基本驱动电路 | 第33-34页 |
| ·本章小结 | 第34-35页 |
| 第四章 VFD驱动芯片的电路实现与功能仿真 | 第35-63页 |
| ·VFD专用驱动芯片的设计要求 | 第35-36页 |
| ·总体设计框图 | 第36-37页 |
| ·输入接口电路设计 | 第37页 |
| ·时序控制电路设计 | 第37-41页 |
| ·上电复位电路的设计 | 第37-38页 |
| ·时钟振荡电路的设计 | 第38-40页 |
| ·基本时序产生电路的设计 | 第40-41页 |
| ·命令译码电路设计 | 第41-43页 |
| ·逻辑的控制电路设计 | 第43-49页 |
| ·地址设置命令电路的设计 | 第44-45页 |
| ·显示模式设置命令电路的设计 | 第45-47页 |
| ·显示亮度控制命令电路的设计 | 第47-49页 |
| ·存储器电路设计 | 第49-58页 |
| ·缓冲器(SRAM)电路的设计 | 第49-54页 |
| ·只读存储器(ROM)电路的设计 | 第54-58页 |
| ·栅扫描电路设计 | 第58-59页 |
| ·输出接口电路设计 | 第59页 |
| ·总体逻辑电路模块划分及功能仿真 | 第59-62页 |
| ·总体逻辑电路模块划分 | 第59-60页 |
| ·总体逻辑电路混合级仿真结果 | 第60-62页 |
| ·本章小结 | 第62-63页 |
| 第五章 VFD驱动芯片的版图设计与分析 | 第63-73页 |
| ·标准单元设计方法 | 第63-64页 |
| ·自动布局布线流程 | 第64页 |
| ·版图设计规则及验证 | 第64-67页 |
| ·版图设计规则 | 第64-66页 |
| ·版图验证 | 第66-67页 |
| ·版图的实现 | 第67-68页 |
| ·输入、输出缓冲器 | 第68-71页 |
| ·输入电路逻辑端口结构 | 第68-69页 |
| ·输出电路逻辑端口结构 | 第69页 |
| ·输出驱动电路结构 | 第69-71页 |
| ·掩膜生成 | 第71-72页 |
| ·本章小结 | 第72-73页 |
| 芯片实物图 | 第73-74页 |
| 致谢 | 第74-75页 |
| 参考文献 | 第75-77页 |
| 攻读硕士学位期间发表论文 | 第77页 |