首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--一般性问题论文--设计论文

组合电路中考虑串扰时延效应的布尔过程波形模拟

摘要第1-5页
Abstract第5-8页
第一章 概述第8-13页
   ·本文的研究背景第8-10页
   ·国内外研究现状第10-11页
   ·本文的研究内容和组织结构第11-13页
     ·本文的研究内容第11-12页
     ·本文的组织结构第12-13页
第二章 集成电路的设计与测试第13-29页
   ·集成电路的设计第13-21页
     ·集成电路的发展第13-14页
     ·集成电路的设计第14-21页
   ·集成电路的测试第21-29页
     ·集成电路的测试概述第21-23页
     ·故障检测基本概念第23-24页
     ·时延测试第24-29页
第三章 集成电路的时延模拟第29-38页
   ·逻辑模拟第29-32页
     ·逻辑模拟与设计验证第29-31页
     ·编译后模拟第31页
     ·事件驱动模拟第31-32页
   ·时延模拟第32-34页
     ·动态时序模拟第32-33页
     ·静态定时分析第33-34页
   ·串扰对时延的影响第34-38页
     ·串扰的建模第34页
     ·串扰的影响第34-36页
     ·串扰的计算第36-38页
第四章 带串扰的布尔过程波形模拟第38-50页
   ·布尔过程论第38-40页
     ·布尔过程论的提出第38页
     ·布尔过程论第38-40页
   ·考虑串扰效应的波形模拟第40-47页
     ·带串扰的布尔过程第40-42页
     ·带串扰的波形模拟第42-47页
   ·实验结果与分析第47-49页
     ·波形模拟实例第47-48页
     ·实验结果第48-49页
   ·小结第49-50页
第五章 总结与展望第50-51页
参考文献第51-54页
致谢第54-55页
附录A(攻读硕士学位期间发表的论文)第55页

论文共55页,点击 下载论文
上一篇:分数延迟FIR数字滤波器设计及其FPGA实现
下一篇:铁磁、肖特基金属和半导体复合纳米结构中的电子自旋过滤