| 摘要 | 第1-5页 |
| Abstract | 第5-10页 |
| 第1章 绪论 | 第10-16页 |
| ·研究背景 | 第10-12页 |
| ·集成电路的发展 | 第10-11页 |
| ·验证面临的挑战 | 第11-12页 |
| ·验证的花销 | 第12页 |
| ·研究意义 | 第12-14页 |
| ·课题来源 | 第14-15页 |
| ·研究内容 | 第15-16页 |
| 第2章 验证方法学 | 第16-26页 |
| ·验证流程 | 第16-17页 |
| ·验证策略 | 第17-18页 |
| ·IP级验证 | 第17-18页 |
| ·系统级验证 | 第18页 |
| ·软硬件协同验证 | 第18页 |
| ·验证策略小结 | 第18页 |
| ·功能验证方法 | 第18-19页 |
| ·白盒验证 | 第18页 |
| ·黑盒验证 | 第18-19页 |
| ·灰盒验证 | 第19页 |
| ·常用验证技术 | 第19-22页 |
| ·动态验证 | 第19-20页 |
| ·静态验证 | 第20页 |
| ·物理验证 | 第20-21页 |
| ·FPGA原型验证 | 第21页 |
| ·验证技术小结 | 第21-22页 |
| ·验证技术的趋势 | 第22-24页 |
| ·基于断言的验证 | 第22页 |
| ·带约束的随机验证 | 第22-23页 |
| ·覆盖率驱动的验证 | 第23页 |
| ·可重用的验证部件 | 第23-24页 |
| ·硬件验证语言 | 第24-25页 |
| ·e语言 | 第24页 |
| ·OpenVera | 第24-25页 |
| ·本章小结 | 第25-26页 |
| 第3章 硬件描述与验证语言——SystemVerilog | 第26-33页 |
| ·SystemVerilog概述 | 第26页 |
| ·SystemVerilog语法 | 第26-30页 |
| ·数据类型 | 第27-28页 |
| ·Interface | 第28-29页 |
| ·SystemVerilog DPI | 第29-30页 |
| ·SystemVerilog的验证特性 | 第30-32页 |
| ·面向对象编程 | 第30页 |
| ·约束随机化 | 第30页 |
| ·功能覆盖率 | 第30页 |
| ·SystemVerilog断言 | 第30-32页 |
| ·本章小结 | 第32-33页 |
| 第4章 VIP和验证平台的研究 | 第33-44页 |
| ·VIP概述 | 第33-34页 |
| ·传统模块验证方法 | 第34页 |
| ·VIP设计方法 | 第34-37页 |
| ·抽象层次 | 第34-35页 |
| ·事务级模型 | 第35-36页 |
| ·可重用方法 | 第36-37页 |
| ·基于分层的验证平台 | 第37-43页 |
| ·验证控制与验证分析部件的设计 | 第39-40页 |
| ·验证环境的设计 | 第40-41页 |
| ·VIP部件的设计 | 第41-43页 |
| ·本章小结 | 第43-44页 |
| 第5章 AMBA APB总线监视器设计 | 第44-56页 |
| ·APB总线 | 第44-48页 |
| ·AMBA2.0 APB | 第44页 |
| ·APB桥 | 第44-45页 |
| ·APB状态图 | 第45-47页 |
| ·写传输 | 第47页 |
| ·读传输 | 第47-48页 |
| ·基于断言的总线监视器 | 第48-55页 |
| ·APB总线监视器框图 | 第48-49页 |
| ·APB总线接口描述 | 第49-51页 |
| ·APB总线属性检测 | 第51-54页 |
| ·总线覆盖率设计 | 第54-55页 |
| ·本章小结 | 第55-56页 |
| 第6章 总线监视器在验证平台中的应用 | 第56-61页 |
| ·APB验证平台环境 | 第56-58页 |
| ·仿真结果 | 第58-60页 |
| ·本章小结 | 第60-61页 |
| 结论 | 第61-62页 |
| 致谢 | 第62-63页 |
| 参考文献 | 第63-67页 |
| 附录1 术语表 | 第67-69页 |
| 攻读硕士学位期间发表的论文及科研成果 | 第69-70页 |
| 索引 | 第70-71页 |