首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

基于NoC模拟器的片上网络的性能研究

目录第2-4页
摘要第4-5页
Abstract第5页
第一章 绪论第6-16页
    1.1 片上系统第6-9页
    1.2 片上网络的研究现状第9-12页
    1.3 本文的研究背景和结构安排第12-16页
第二章 片上网络模拟器第16-35页
    2.1 片上网络模拟器第16-22页
        2.1.1 解析模型第17-18页
        2.1.2 NoC模拟器第18-22页
    2.2 几种常见的片上网络模拟器第22-24页
        2.2.1 Nirgam模拟器第22-23页
        2.2.2 FIST模拟器第23-24页
    2.3 片上网络模拟器Wormsim第24-30页
    2.4 支持虚拟通道的片上网络模拟器Vwormsim第30-35页
第三章 虚拟通道对网络性能的影响第35-46页
    3.1 单通道大小对网络性能的影响第35-41页
        3.1.1 不同数据包注入率对吞吐率和延迟的影响分析第35-38页
        3.1.2 不同数据包大小对吞吐率和延迟的影响分析第38-41页
    3.2 虚拟通道个数对网络性能的影响第41-46页
        3.2.1 不同数据包注入率对吞吐率和延迟的影响分析第41-43页
        3.2.2 不同数据包大小对吞吐率和延迟的影响分析第43-46页
第四章 固定资源的寄存器资源对网络性能的影响第46-54页
    4.1 虚拟通道个数的设置对网络性能的影响第46-49页
        4.1.1 随机实例的模拟第46-48页
        4.1.2 多个应用实例网络性能的模拟第48-49页
    4.2 数据包大小的设计对网络性能的影响第49-52页
    4.3 结论第52-54页
第五章 总结与展望第54-55页
参考文献第55-59页
附录Ⅰ第59-67页
附录Ⅱ第67-74页
致谢第74-75页

论文共75页,点击 下载论文
上一篇:USB2.0 OTG PHY模拟电路的设计实现
下一篇:DSP处理器的功能测试