异构多核处理芯片设计及优化
摘要 | 第1-6页 |
Abstract | 第6-11页 |
插图清单 | 第11-13页 |
表格清单 | 第13-14页 |
缩略词说明 | 第14-15页 |
第1章 绪论 | 第15-21页 |
·论文研究背景 | 第15-18页 |
·多核处理器 | 第15-17页 |
·片上网络 | 第17-18页 |
·课题来源和主要研究内容 | 第18页 |
·本文的组织结构 | 第18-21页 |
第2章 异构多核处理芯片设计 | 第21-43页 |
·实时成像算法简介 | 第21-23页 |
·异构多核处理芯片 | 第23-32页 |
·片上网络结构及通信协议 | 第24-28页 |
·异构多核设计 | 第28-30页 |
·层次化存储体系架构 | 第30-32页 |
·并行化软件开发 | 第32-37页 |
·基本函数库 | 第32-34页 |
·实时成像算法的并行化划分 | 第34-36页 |
·代码编写和调试 | 第36-37页 |
·演示系统简介 | 第37-38页 |
·实验结果 | 第38-41页 |
·芯片的逻辑资源消耗统计 | 第38页 |
·芯片的数据处理能力 | 第38-39页 |
·芯片的访存和通信能力 | 第39-40页 |
·RD算法在演示系统上的成像效果 | 第40-41页 |
·本章小结 | 第41-43页 |
第3章 基于微码控制器的网络接口设计 | 第43-57页 |
·本章绪论 | 第43-44页 |
·NoC通信协议的分层 | 第44-48页 |
·传输层 | 第44-46页 |
·链路层 | 第46-47页 |
·物理层 | 第47-48页 |
·网络接口的设计实现 | 第48-53页 |
·微码控制器 | 第49-52页 |
·协议实现层 | 第52-53页 |
·解包和包头生成 | 第53页 |
·寄存器组 | 第53页 |
·数据缓冲Buffer | 第53页 |
·实验结果 | 第53-56页 |
·片内存储的消耗统计 | 第54-55页 |
·逻辑资源的消耗统计 | 第55页 |
·响应延迟统计 | 第55-56页 |
·本章小结 | 第56-57页 |
第4章 高精度Sin/Cos运算模块设计 | 第57-73页 |
·几种传统的方法简介 | 第57-60页 |
·级数法求Sin/Cos | 第57-58页 |
·查找表法求Sin/Cos | 第58页 |
·Cordic算法求Sin/Cos | 第58-60页 |
·原有的Sin/Cos运算模块设计 | 第60-65页 |
·算法原理 | 第60-61页 |
·硬件设计 | 第61-62页 |
·误差分析 | 第62-65页 |
·带有补偿求余的Sin/Cos运算模块设计 | 第65-67页 |
·算法原理 | 第65页 |
·硬件设计 | 第65-66页 |
·误差分析 | 第66-67页 |
·实验结果 | 第67-71页 |
·计算结果的误差对比 | 第67-70页 |
·资源消耗统计 | 第70-71页 |
·计算速度统计 | 第71页 |
·本章小结 | 第71-73页 |
第5章 大矩阵转置方案及转置簇设计 | 第73-97页 |
·本章绪论 | 第73-75页 |
·大规模矩阵的转置方法 | 第75-78页 |
·原有的转置簇设计 | 第78-84页 |
·原有的转置簇结构 | 第78-81页 |
·原有的转置簇的性能分析 | 第81-84页 |
·改进后的转置簇设计 | 第84-91页 |
·改进后的转置簇结构 | 第84-88页 |
·改进后的转置簇的性能分析 | 第88-91页 |
·实验结果 | 第91-95页 |
·两种设计的转置效率对比 | 第91-95页 |
·两种设计的硬件资源消耗对比 | 第95页 |
·本章小结 | 第95-97页 |
第6章 总结与展望 | 第97-99页 |
·全文总结 | 第97-98页 |
·工作展望 | 第98-99页 |
参考文献 | 第99-103页 |
攻读硕士学位期间的工作和成果 | 第103-105页 |
致谢 | 第105-107页 |
附录-1 微码控制器中控制码和条件码的编码 | 第107-109页 |
附录-2 微码控制器中3种协议的微程序 | 第109-111页 |